采用Cortex-A53架構(gòu) 64位元SoC FPGA問世
Altera企業(yè)策略與行銷資深副總裁Danny Biran表示,對(duì)客戶而言,高整合度元件將持續(xù)成為復(fù)雜、高效能應(yīng)用產(chǎn)品的最佳解決方案;而Stratix 10 SoC能讓工程師擁有一個(gè)多功能且效能強(qiáng)大的異質(zhì)(Heterogeneous)運(yùn)算平臺(tái),讓他們可以設(shè)計(jì)出更創(chuàng)新且更快上市的產(chǎn)品。
ARM處理器部門執(zhí)行副總裁暨總經(jīng)理Tom Cronk指出,Cortex-A53處理器可提供高效率功耗及理想的表現(xiàn)效能,且ARM生態(tài)系統(tǒng)及軟體社群將全面支援該顆處理器,因此Altera以最低功耗的64位元架構(gòu)補(bǔ)強(qiáng)DSP與FPGA運(yùn)算元素,將可創(chuàng)造出最先進(jìn)的異質(zhì)運(yùn)算平臺(tái)。
事實(shí)上,ARM Cortex-A53處理器系第一顆被SoC FPGA采用的64位元處理器。Altera將其應(yīng)用于Stratix 10 SoC,看重的是Cortex-A53處理器的效能、功耗及數(shù)據(jù)吞吐量及其他先進(jìn)特色。Cortex-A53系目前ARM應(yīng)用層級(jí)處理器中具備最高電源效率的產(chǎn)品,不僅如此,Cortex-A53在英特爾14奈米Tri-Gate制程的助力下,將可提供較現(xiàn)今最高效能的SoC FPGA六倍以上的數(shù)據(jù)吞吐量。
除效能外,Cortex-A53處理器亦提供虛擬支援功能,包括256TB記憶體及在L1及L2快取(Cache)的錯(cuò)誤校正碼(ECC)。此外,Cortex-A53處理器核心可以32位元模式運(yùn)作,亦即以Cortex-A9運(yùn)作系統(tǒng)執(zhí)行且軟體相容,該特色將可讓Altera的28奈米及20奈米SoC FPGA無縫升級(jí)。
Altera提高Stratix 10 SoC效能表現(xiàn)的關(guān)鍵,除采用Cortex-A53處理器架構(gòu)外,英特爾14奈米Tri-Gate制程亦扮演要角。Altera Stratix 10 SoC將可提供高于1GHz的可編程邏輯效能,相當(dāng)于現(xiàn)今28奈米制程FPGA的兩倍,并降低70%的耗電量。除此之外,Stratix 10 SoC內(nèi)建業(yè)界首創(chuàng)硬體浮點(diǎn)運(yùn)算DSP區(qū)塊,可提供每秒十兆次的浮點(diǎn)運(yùn)算(10TFLOPS)效能。
Altera在第一代及第二代的SoC產(chǎn)品線中已導(dǎo)入ARM Cortex-A9 MPCore核心,而在第三代SoC產(chǎn)品--Stratix 10 SoC,Altera更延續(xù)一貫風(fēng)格,以Cortex-A53核心做為提高SoC FPGA效能的重要武器,因此,該公司將提供一系列設(shè)計(jì)軟體及ARM生態(tài)系統(tǒng)工具及作業(yè)系統(tǒng)支援,包括以Altera版本的ARM DS-5開發(fā)工具為特色的SoC嵌入式設(shè)計(jì)套件(EDS),以及Altera的OpenCL軟體開發(fā)套件(SDK),期協(xié)助工程師利用OpenCL高階設(shè)計(jì)語言完成異質(zhì)運(yùn)算平臺(tái),并縮短開發(fā)時(shí)間。