ADI推出AD9528 JESD204B時(shí)鐘和SYSREF發(fā)生器
21ic訊 Analog Devices, Inc. (NASDAQ: ADI)近日宣布推出AD9528 JESD204B時(shí)鐘和SYSREF發(fā)生器,以滿足長(zhǎng)期演進(jìn)(LTE)和多載波GSM基站設(shè)計(jì)、防務(wù)電子系統(tǒng)、RF試驗(yàn)儀器和其他新興寬帶RF GSPS數(shù)據(jù)采集信號(hào)鏈的時(shí)鐘要求。 隨著數(shù)據(jù)速率進(jìn)入數(shù)千兆級(jí),多通道同步和數(shù)據(jù)延遲管理成為系統(tǒng)必不可少的一部分,將JESD204B標(biāo)準(zhǔn)運(yùn)用在高速轉(zhuǎn)換器-數(shù)字處理器接口的做法在諸多最新應(yīng)用中日益盛行。 JESD204B接口專門針對(duì)高數(shù)據(jù)速率系統(tǒng)設(shè)計(jì)需求而開(kāi)發(fā),AD9528時(shí)鐘器件內(nèi)置可以支持和增強(qiáng)該接口標(biāo)準(zhǔn)特性的獨(dú)特功能。
AD9528提供低功耗、多路輸出時(shí)鐘分配功能,具有低抖動(dòng)性能,還配有片內(nèi)集成兩級(jí)鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。 片內(nèi)VCO的調(diào)諧范圍為3.6 GHz至4.0 GHz,搭載的輸入接收器和振蕩器可同時(shí)提供單端和差分工作模式。
AD9528提供與JESD204B兼容的子類1 SYSREF和確定性延遲時(shí)鐘信號(hào),并且支持多種SYSREF信號(hào)發(fā)生選項(xiàng)。 最基本的是一個(gè)簡(jiǎn)單的緩沖功能,其中,由用戶提供的SYSREF信號(hào)被扇出至SYSREF輸出引腳。 如果為其提供外部SYSREF源,AD9528還能將SYSREF輸出同步到內(nèi)部產(chǎn)生的時(shí)鐘輸出,這是實(shí)現(xiàn)精確確定性延遲的必要條件。 AD9528也能在內(nèi)部生成SYSREF源。 AD9528既支持連續(xù)信號(hào)SYSREF發(fā)生,也支持“n次”脈沖生成。對(duì)于向其提供時(shí)鐘的數(shù)據(jù)轉(zhuǎn)換器,連續(xù)信號(hào)可能導(dǎo)致轉(zhuǎn)換器輸出頻譜中出現(xiàn)無(wú)用雜散,在這種系統(tǒng)中,N次生成至關(guān)重要。
當(dāng)連接到恢復(fù)的系統(tǒng)參考時(shí)鐘和VCXO時(shí),AD9528產(chǎn)生1 MHz至400 MHz范圍的12路低噪聲輸出,以及兩路高速輸出(最高1.25 GHz)。 一路時(shí)鐘輸出相對(duì)于另一路時(shí)鐘輸出的頻率和相位可通過(guò)分頻器相位選擇功能改變,該功能用作無(wú)抖動(dòng)的時(shí)序粗調(diào),其調(diào)整增量相當(dāng)于VCO輸出信號(hào)的半個(gè)周期。 每個(gè)SYSREF信號(hào)都有額外的相位偏移能力,這樣,在每個(gè)目標(biāo)器件處,輸入最佳到達(dá)時(shí)間就變非常簡(jiǎn)單。
報(bào)價(jià)與供貨
運(yùn)用ADI的AD9680雙通道、14位、1.0 GSPS JESD204B ADC,可以把AD9528用在寬帶RF數(shù)據(jù)采集應(yīng)用設(shè)計(jì)中。