Xilinx 667Mbps DDR2 SDRAM接口解決方案
賽靈思公司 (Xilinx) 今天宣布,即日起推出基于 Virtex™-4 FPGA 的 667 Mbps DDR2 參考設(shè)計,該參考設(shè)計提供了 FPGA 業(yè)界帶寬最高、最可靠的內(nèi)存接口解決方案。賽靈思 667 DDR2-SDRAM 接口采用了創(chuàng)新的 Virtex-4 ChipSync™ 技術(shù),這是一種運行時校準電路,可以極大地提高設(shè)計余量和整體系統(tǒng)可靠性,同時縮短設(shè)計周期。
Virtex-4 FPGA 將臆測清除出內(nèi)存接口設(shè)計,使系統(tǒng)設(shè)計師能夠為最新的 667Mbps DDR2 SDRAM 等內(nèi)存技術(shù)構(gòu)建可靠的高性能接口。Virtex-4 先進的芯片特性、經(jīng)過驗證的硬件參考設(shè)計與易于使用的 Xilinx Memory Interface Generator 工具的結(jié)合,可提供極高的設(shè)計靈活性和可靠性。賽靈思內(nèi)存解決方案使用美光科技(Micron)和三星等行業(yè)領(lǐng)導(dǎo)廠商的內(nèi)存器件進行了驗證,包括新型 667 Mbps DDR2 參考設(shè)計,免費下載網(wǎng)址為 www.xilinx.com/cn/memory。
“賽靈思與美光科技擁有共同目標,就是為無論是最低成本還是最高性能的眾多應(yīng)用驗證并提供市場領(lǐng)先的內(nèi)存解決方案,”美光科技公司系統(tǒng)內(nèi)存集團先進技術(shù)與戰(zhàn)略營銷執(zhí)行總監(jiān) Terry Lee 說?!懊拦饪萍己芨吲d與賽靈思合作,以確保眾多內(nèi)存技術(shù)能夠與賽靈思 FPGA 無縫協(xié)作。Micron DDR2-667 DRAM 與 Virtex-4 FPGA 相結(jié)合,可為客戶提供比以前市場上帶寬更高的內(nèi)存解決方案?!?
“Virtex-4 內(nèi)存接口解決方案使系統(tǒng)設(shè)計師能夠構(gòu)建高度靈活的高帶寬內(nèi)存系統(tǒng),從而可制造出更有競爭力和更具活力的最終產(chǎn)品,”三星半導(dǎo)體技術(shù)營銷主管 M. H. Kim 說。三星半導(dǎo)體是先進內(nèi)存技術(shù)的全球領(lǐng)導(dǎo)者三星電子有限公司的一個業(yè)務(wù)部門?!白鳛?nbsp;DDR2 SDRAM 和 QDR II SRAM 等高性能內(nèi)存技術(shù)的領(lǐng)先供應(yīng)商,我們非常需要能夠支持最高性能標準的內(nèi)存接口解決方案,如賽靈思 Virtex-4 FPGA?!?nbsp;
布線、工藝、溫度和電壓變化會造成數(shù)據(jù)與時鐘信號之間產(chǎn)生扭曲,而這種扭曲在設(shè)計時無法進行正確估計,ChipSync 技術(shù)通過對這些變化進行補償,簡化了內(nèi)存接口的設(shè)計。這種獨有特性減輕了設(shè)計后調(diào)整工作,大大改善了設(shè)計周期和整體系統(tǒng)可靠性。實驗結(jié)果表明,Virtex-4 FPGA 還提供了高速內(nèi)存接口設(shè)計中業(yè)界最佳的信號完整性。
用戶友好的 Memory Interface Generator 軟件工具可以支持任何器件/封裝組合,為系統(tǒng)設(shè)計師提供了更大的靈活性,使他們能夠輕松實現(xiàn)設(shè)計的個性化。該參考設(shè)計為 Verilog 或 VHDL 形式,采用了模塊化方法來清楚地提供物理層、用戶接口和控制器塊。