當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化

Actel公司宣布推出最新的Libero集成設(shè)計(jì)環(huán)境 (IDE) 6.2 版本,集成了最佳的設(shè)計(jì)工具,擁有設(shè)計(jì)分析和時(shí)序收斂的嶄新重要功能,使得現(xiàn)場可編程門陣列 (FPGA) 設(shè)計(jì)人員在質(zhì)量、效率和功能方面獲得最好的效果。與Libero 6.2 一同推出的還有Actel全新SmartTime靜態(tài)時(shí)序分析環(huán)境,能夠協(xié)助客戶分析和管理時(shí)序,進(jìn)行高級的時(shí)序驗(yàn)證,并通過與時(shí)序驅(qū)動(dòng)布局布線緊密結(jié)合而保證可預(yù)測的時(shí)序收斂。

在這個(gè)Libero版本中,Actel和Mentor進(jìn)一步合作,把Mentor Graphics的世界級ModelSim AE仿真作為Libero“Gold”套裝的重要組成部分,Libero Gold套裝現(xiàn)可免費(fèi)提供給Actel的所有客戶。此外,Libero 6.2 IDE也包括Synplicity的增強(qiáng)綜合功能和Magma Design Automation的物理綜合性能?,F(xiàn)時(shí),Libero更可運(yùn)行于Linux和Solaris平臺上。

SmartTime是由Actel開發(fā)功能強(qiáng)大的新型多可視 (multi view) 產(chǎn)品,旨在協(xié)助設(shè)計(jì)人員進(jìn)行詳細(xì)的時(shí)序分析,然后迅速?zèng)Q定實(shí)現(xiàn)設(shè)計(jì)收斂所需的步驟。

SmartTime Constraints Editor的視見功能可讓用戶表列、編輯和建立精確的時(shí)序約束。它包含帶有可視對話的圖形用戶界面,引導(dǎo)用戶正確捕捉時(shí)序要求和例外情況。另一個(gè)可視產(chǎn)品SmartTime Analyzer允許設(shè)計(jì)人員對每一個(gè)時(shí)鐘域執(zhí)行最小和最大的時(shí)序分析,并提供時(shí)鐘域之間的分析能力。該工具能讓設(shè)計(jì)人員快速跟蹤違犯時(shí)序的路徑,從而簡化整個(gè)分析過程。設(shè)計(jì)人員可在違犯路徑上直接設(shè)定特定的時(shí)序約束,以加強(qiáng)或放松有關(guān)需求,及快速進(jìn)行時(shí)序收斂迭代。關(guān)于SmartTime和Libero IDE 6.2版本的更多信息,可登入網(wǎng)站http://www.actel.com查詢。

Mentor Graphics的ModelSim是以Windows為基礎(chǔ)的一級仿真器,適用于VHDL、Verilog或混合語言仿真環(huán)境。這種集成式ModelSim驗(yàn)證和調(diào)試環(huán)境有助于設(shè)計(jì)人員更快地確定漏洞,現(xiàn)在已無限地提供給Actel的所有客戶。

Synplicity領(lǐng)導(dǎo)業(yè)界的Synplify FPGA綜合軟件提供了一項(xiàng)嶄新功能,可向前注釋Synopsys Design Constraints (SDC) 和物理約束,使Libero 6.2 IDE自動(dòng)輸入用戶定義的約束,然后進(jìn)行管理、跟蹤,并轉(zhuǎn)送到設(shè)計(jì)實(shí)現(xiàn),讓設(shè)計(jì)人員迅速地完成時(shí)序收斂。此外,該軟件現(xiàn)在還包括關(guān)鍵路徑再綜合,能提高以Actel Axcelerator系列FPGA為基礎(chǔ)設(shè)計(jì)的結(jié)果質(zhì)量 (QoR)。

Actel的Libero 6.2 IDE備有運(yùn)行于Windows和Unix平臺的Platinum版本,也有只運(yùn)行于Windows平臺的Gold版本 (客戶免費(fèi))。所有版本均提供一年期可更新的使用權(quán)證。要了解更多價(jià)格和供貨的信息,請聯(lián)絡(luò)Actel。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動(dòng)現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉