當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]Xilinx推出全球性能最高的可配置DSP解決方案,針對廣播、高性能計(jì)算和其它高速DSP應(yīng)用推出Virtex-5 SX240T FPGA和浮點(diǎn)運(yùn)算IP內(nèi)核。

賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX) )宣布65nm Virtex-5 SXT FPGA平臺(tái)新增針對高性能數(shù)字信號(hào)處理(DSP)而優(yōu)化的Virtex™-5 SXT240T器件。該器件高達(dá)528GMACs的乘法累加性能和超過190 GFLOPS的單精度浮點(diǎn)DSP性能,為廣播視頻、醫(yī)療成像、無線通信、國防和高性能計(jì)算等應(yīng)用的開發(fā)人員提供了可配置DSP解決方案。

新推出的這款65nm Virtex-5 SXT240T器件集成了1056個(gè)25 x 18 位的DSP48E邏輯片,設(shè)計(jì)人員可結(jié)合專用布線資源實(shí)現(xiàn)可擴(kuò)展的信號(hào)處理鏈。每個(gè)DSP48E 邏輯片典型動(dòng)態(tài)功耗僅為1.4mW/100MHz ,不需要犧牲性能即可實(shí)現(xiàn)高效的電源管理。此外,SX240T擁有超過18Mbit的塊RAM用于存儲(chǔ)數(shù)據(jù)和系數(shù),還有24個(gè)高速GTP串行收發(fā)器,每個(gè)都可支持高達(dá)3.75Gbps的數(shù)據(jù)速率。更高的DSP帶寬結(jié)合存儲(chǔ)器和高速串行連接使設(shè)計(jì)人員可以在印刷電路板上使用更少的器件,從而降低總體系統(tǒng)成本和功耗,與此同時(shí)仍然可以滿足嚴(yán)格的性能要求。 

為支持SXT240T器件,賽靈思還推出了浮點(diǎn)運(yùn)算(FPO)IP內(nèi)核 4.0版。新版FPO IP內(nèi)核優(yōu)化使用25 x 18 位的DSP邏輯片來完成浮點(diǎn)乘法運(yùn)算,所需的資源僅為此前版本的一半。SXT240T 器件和FPO IP 內(nèi)核相結(jié)合可以為高性能計(jì)算、醫(yī)療成像和國防應(yīng)用提供超過190  GFLOPS單精度浮點(diǎn)DSP性能。如此高的DSP性能使 SXT240T 的單精度浮點(diǎn)乘法運(yùn)算能力比競爭器件高出63%,單精度浮點(diǎn)加法運(yùn)算能力高出125%。

XtremeDSP工具
設(shè)計(jì)人員可以利用XtremeDSP解決方案開發(fā)工具包(包括 System Generator for DSP 和AccelDSP™ 綜合工具)創(chuàng)建使用SXT240T 的DSP設(shè)計(jì)。利用這些工具,可以方便地將利用The MathWorks™公司受歡迎的MATLAB® 和 Simulink® DSP 建模環(huán)境開發(fā)的DSP算法在FPGA硬件中實(shí)現(xiàn)。System Generator for DSP 為賽靈思在Simulink 環(huán)境中提供了優(yōu)化的DSP 模塊組、網(wǎng)表生成和硬件在環(huán)協(xié)同仿真(hardware-in-the-loop co-simulation)插件。AccelDSP綜合工具進(jìn)一步擴(kuò)展了這些能力,還包括了定點(diǎn)轉(zhuǎn)換、設(shè)計(jì)試探以及浮點(diǎn)MATLAB算法RTL生成功能。  
 
價(jià)格和供貨情況
客戶現(xiàn)在就可以利用最新的ISE 10.1.01設(shè)計(jì)套件開始為下一代產(chǎn)品進(jìn)行基于SXT240T 的設(shè)計(jì)。器件的最初樣品將于2008年第3季度提供,并有望于第4季度實(shí)現(xiàn)全面量產(chǎn)。這些器件的價(jià)格現(xiàn)在就可提供;客戶可以聯(lián)絡(luò)賽靈思授權(quán)代表獲得報(bào)價(jià)。浮點(diǎn)運(yùn)算IP內(nèi)核V4.0作為ISE10.1.01設(shè)計(jì)套件中內(nèi)核生成器(Core Generator)系統(tǒng)標(biāo)準(zhǔn)IP庫的一部分向客戶免費(fèi)提供。
本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉