易于在FPGA上實現(xiàn)的專業(yè)級音頻編解碼器(Xilinx&Coreworks)
賽靈思公司(Xilinx, Inc.)攜手Coreworks在IBC 2010展會上推出業(yè)界首款采用 FPGA 技術(shù)壓縮多通道音頻的一系列全新 Dolby® 及其它音頻編碼解碼器 IP核。由于在單個 FPGA 上可高度集成上述所有編解碼器,因而無需采用與高密度多通道音頻流應用相關(guān)的數(shù)字信號處理器 (DSP) 群,從而可顯著降低整體成本與功耗,同時大幅縮小電路板面積。
Coreworks 總裁Jose T. de Sousa 指出,“消費者想要在電視、IP視頻以及視頻游戲等眾多娛樂平臺上實現(xiàn)環(huán)繞立體聲的愿望日益迫切。針對賽靈思FPGA 進行了精心優(yōu)化的這些新型編解碼器, 能夠確保廣播設(shè)備制造商跟上市場快速發(fā)展的步伐,不斷為內(nèi)容提供商和內(nèi)容制作公司推出新的解決方案。”
該款由 Coreworks 設(shè)計的新型IP 核全面支持Dolby® Digital、AAC+ 以及 MPEG-1 Layer II 標準,既支持上述標準的家用級發(fā)布,也支持Dolby E標準在專業(yè)級工作室之間的發(fā)布。這不僅能幫助設(shè)計人員充分發(fā)揮 FPGA 的并行處理功能以獲得更出色的性能,同時還能通過減少電路板的組件數(shù)來降低材料成本。
賽靈思通信業(yè)務(wù)部副總裁 Dean Westman 指出,“開發(fā)上述內(nèi)核之前,所有 Dolby® 立體聲編碼與解碼硬件實施方案只能在DSP上實現(xiàn)。對于以超高通道數(shù)才能滿足專業(yè)級音頻編碼和解碼要求的OEM廠商來說,這種全新的FPGA編解碼器不但能顯著降低功耗,提高器件密度,同時還能減少成本、精簡材料清單。”
賽靈思廣播目標設(shè)計平臺
作為賽靈思目標設(shè)計平臺方案的IP組件,新型音頻編解碼器使開發(fā)人員能夠在整個設(shè)計和生產(chǎn)過程中集中精力實現(xiàn)產(chǎn)品的差異化,以從容應對標準的不斷發(fā)展和性能需求的變化。這些平臺組件包括IP核、設(shè)計環(huán)境以及參考設(shè)計,以及一套基本型數(shù)字音頻/視頻開發(fā)板及業(yè)界標準的FPGA 夾層卡 (FMC)。
對于廣播應用而言,目標設(shè)計平臺方案能夠顯著簡化整套廣播音視頻接口解決方案的開發(fā)工作,如三重速率 SDI 解決方案能用單個可編程器件同時支持標清電視、3D 電視乃至今后的新產(chǎn)品。此外,這還有助于盡早推廣 DisplayPort 等新興標準,快速取代數(shù)字視頻接口 (DVI),并促進新型以太網(wǎng)音視頻橋接 (AVB) 技術(shù)的發(fā)展,以確保 IP 網(wǎng)絡(luò)的時序和帶寬可用性。
內(nèi)核將從 10 月初開始通過 Coreworks 供貨,起價為 10,000 美元,訂購 Dolby 內(nèi)核還需支付額外的許可費。此外還提供集成了不同 IP 核的套裝。