當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動化
[導(dǎo)讀]21ic訊 賽靈思公司 (Xilinx, Inc.)日前宣布推出 ISE® 13.4設(shè)計(jì)套件。該設(shè)計(jì)套件可提供對 MicroBlaze™ 微控制器系統(tǒng) (MCS) 的公共訪問功能、面向 28nm 7 系列 FPGA 的全新 RX 裕量分析和調(diào)試功能,以及支

21ic訊 賽靈思公司 (Xilinx, Inc.)日前宣布推出 ISE® 13.4設(shè)計(jì)套件。該設(shè)計(jì)套件可提供對 MicroBlaze™ 微控制器系統(tǒng) (MCS) 的公共訪問功能、面向 28nm 7 系列 FPGA 的全新 RX 裕量分析和調(diào)試功能,以及支持面向 Artix™-7 系列和 Virtex®-7 XT 器件的部分可重配置功能。

MicroBlaze MCS 可顯著簡化微控制器設(shè)計(jì)
MicroBlaze MCS 是賽靈思 LogiCORE™ IP核解決方案的新成員,可為賽靈思客戶提供交鑰匙微控制器解決方案。它包含 MicroBlaze 處理器、用于程序和數(shù)據(jù)存儲的本地存儲器,以及緊密耦合的 GPIO、時(shí)鐘、中斷控制器和其它標(biāo)準(zhǔn)外設(shè)。

MCS 得到了眾多賽靈思 FPGA 系列器件的廣泛支持,經(jīng)預(yù)配置可幫助硬件開發(fā)人員簡化部署工作。不僅軟件開發(fā)人員會發(fā)現(xiàn)一些熟悉的工具,諸如賽靈思軟件開發(fā)套件 (SDK)、命令行 gcc、賽靈思微處理器調(diào)試器 (XMD) 和與較大型處理器配置使用相同標(biāo)準(zhǔn)的MicroBlaze API,而且硬件開發(fā)人員也將欣慰地發(fā)現(xiàn),除了得到Cadence、Mentor和賽靈思仿真解決方案的支持外,MicroBlaze 處理器和所有的賽靈思嵌入式 IP 核現(xiàn)在還得到了 Synopsys VCS 仿真器的支持。MicroBlaze MCS 現(xiàn)包含在ISE 設(shè)計(jì)套件的所有版本和 ISE WebPACK 中,并與 AutoESL™ 高級綜合工具 v2011.4 版兼容。

全新 RX 裕量分析工具
ISE 13.4 版中提供的 ChipScope™ Pro 工具現(xiàn)提供一款 RX 裕量分析工具,可幫助工程師優(yōu)化信號質(zhì)量,降低設(shè)計(jì)誤碼率 (BER)。RX 裕量分析工具采用二維眼圖掃描統(tǒng)計(jì)算法,可以通過交互方式實(shí)時(shí)地或者在運(yùn)行后處理過程中表征和優(yōu)化信道質(zhì)量。

第四代部分可重配置功能
PlanAhead™ 工具現(xiàn)可提供支持面向 Artix-7 和 Virtex-7 FPGA 的部分可重配置功能。部分可重配置功能可以動態(tài)地重配置邏輯模塊,同時(shí)不影響其他邏輯的運(yùn)行。這就意味著設(shè)計(jì)人員可使用 Artix-7 和 Virtex-7 XT 器件構(gòu)建高度靈活的系統(tǒng),能夠在運(yùn)行過程中更換功能或者進(jìn)行遠(yuǎn)程更新。此外,部分可重配置功能還可讓設(shè)計(jì)人員通過充分利用時(shí)間復(fù)用的優(yōu)勢,即采用尺寸更小、數(shù)量更少的器件,減少板級空間和最大限度地降低比特流的存儲要求,最終降低成本和設(shè)計(jì)尺寸。采用更小和更少的器件還可降低系統(tǒng)功耗,而更換出高耗能任務(wù)則能夠最大限度地降低 FPGA 的動態(tài)功耗。這標(biāo)志著賽靈思首次可面向從低成本到高端的所有7系列 FPGA產(chǎn)品提供部分可重配置功能。

賽靈思軟件和工具市場營銷高級總監(jiān) Tom Feist 指出:“隨著硬件設(shè)計(jì)越來越多地使用點(diǎn)對點(diǎn)總線,以更快的傳輸速度發(fā)送更大型的數(shù)據(jù)包,因此設(shè)計(jì)工程師應(yīng)該更加重視這類設(shè)計(jì)所要求的質(zhì)量、誤碼率和裕量等。提升設(shè)計(jì)人員的工作效率仍然是賽靈思的重中之重。ISE 13.4 設(shè)計(jì)套件可進(jìn)一步豐富和簡化我們的開發(fā)工具,確保它們的簡便易用性,并為在這些設(shè)計(jì)中部署我們整個(gè) 7 系列 FPGA 提供支持。”

擴(kuò)展對 7 系列 FPGA 的支持
ISE 13.4 設(shè)計(jì)套件是首個(gè)支持 Artix-7 和 Virtex-7 XT FPGA 系列的公開版本。
Extends Support for 7 Series FPGAs
ISE Design Suite 13.4 is the first public release supporting the Artix-7 and Virtex-7 XT FPGA families.

Artix-7 FPGA 具有業(yè)界最低的功耗和成本,可廣泛應(yīng)用于消費(fèi)類 3D 電視、多功能打印機(jī)、數(shù)碼單反相機(jī)、汽車駕駛員輔助和信息娛樂、低功耗手持通信、醫(yī)療內(nèi)窺鏡、手持超聲設(shè)備以及工業(yè)系統(tǒng)監(jiān)控和控制等大批量市場的需求。所有的 28nm 賽靈思器件均具有靈活混合信號 (AMS) 功能,故設(shè)計(jì)人員可運(yùn)用此業(yè)界最為靈活的通用模擬接口定制各種應(yīng)用,從簡單的控制與排序到諸如線性化、校正和濾波等信號處理強(qiáng)度更大的任務(wù)。

Virtex-7 XT 器件采用高性能收發(fā)器、數(shù)字信號處理器 (DSP) 和 BRAM 可提供最高處理帶寬。Virtex-7 XT 器件前所未有地集成了多達(dá) 96 個(gè) 10G Base KR 背板功能串行收發(fā)器,DSP性能高達(dá) 5.3 TMAC ,并內(nèi)置有67Mb 的內(nèi)部存儲器和超過 100 萬個(gè)邏輯單元。Virtex-7 XT 系列采用賽靈思具有革命性創(chuàng)新的堆疊硅片互聯(lián)技術(shù) (SSI) 將多個(gè)晶片集成到單個(gè)芯片中,與多芯片解決方案相比,單芯片解決方案的芯片間單位功耗帶寬可提高100倍。

PlanAhead 工具可顯著提高用戶生產(chǎn)率
賽靈思ISE PlanAhead 設(shè)計(jì)和分析工具是一種可用于設(shè)計(jì)創(chuàng)建、分析、布局和實(shí)現(xiàn)的綜合性開發(fā)環(huán)境。PlanAhead 工具采用獨(dú)特的 front-to-back 環(huán)境,能夠?yàn)樵O(shè)計(jì)周期的每一個(gè)階段 —— RTL 開發(fā)、IP 集成、驗(yàn)證、綜合、布局布線 —— 提供設(shè)計(jì)分析功能,從而加速量產(chǎn)進(jìn)程。采用該工具,可減少費(fèi)時(shí)費(fèi)力的設(shè)計(jì)迭代,快速權(quán)衡功耗、資源利用和性能要求。前端的設(shè)計(jì)分析和設(shè)計(jì)保護(hù)流程可確保流程間的時(shí)間恰到好處,對用戶充分發(fā)揮新型 7 系列器件的功能具有至關(guān)重要的意義。
PlanAhead 工具目前可針對賽靈思 7 系列 FPGA 提供公共訪問功能,不僅能夠提升工作效率,幫助用戶快速完成設(shè)計(jì),而且其具備的智能時(shí)鐘門控技術(shù)還能大幅降低功耗。此外,其現(xiàn)在為Artix-7 FPGA 和 Virtex-7 XT FPGA 提供的團(tuán)隊(duì)設(shè)計(jì)流程與第五代部分可重配置技術(shù)也可精減所使用器件的數(shù)量和尺寸,進(jìn)而降低功耗、改進(jìn)系統(tǒng)的升級能力。

ISE 13 設(shè)計(jì)套件的所有 ISE 版本現(xiàn)已開始供貨,邏輯版本起價(jià)為 2,995 美元,目前支持 32 位和 64 位 Windows 7 操作系統(tǒng)。客戶可從賽靈思網(wǎng)站免費(fèi)下載ISE 13 設(shè)計(jì)套件的全功能 30 天評估版本。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉