Altera推出49美元開發(fā)套件擴展了低成本系列產(chǎn)品
21ic訊 Altera公司今天宣布,新增五款基于其Cyclone V FPGA的低成本開發(fā)套件。這些新開發(fā)套件入門價格只有49美元,方便了設(shè)計人員以高性價比方式開始FPGA開發(fā)。Altera為業(yè)界提供了最全面的系列低成本解決方案,考慮客戶獨特的設(shè)計需求而優(yōu)化了功耗和性能。系列產(chǎn)品包括CPLD、FPGA和SoC,均由Quartus® II開發(fā)環(huán)境提供支持。Altera系列產(chǎn)品的密度范圍在業(yè)界最廣,封裝選擇最多,適用于多種大批量應(yīng)用和系統(tǒng)。
Altera產(chǎn)品市場資深總監(jiān)Patrick Dorsey評論說:“Altera一直致力于為業(yè)界提供最優(yōu)低成本系列解決方案。其他供應(yīng)商此時的重點已經(jīng)不是低成本產(chǎn)品,迫使客戶使用不同的設(shè)計環(huán)境,而Altera仍然關(guān)注交付多種系列產(chǎn)品,在公共設(shè)計環(huán)境支持下,優(yōu)化工藝技術(shù),幫助客戶迅速提高產(chǎn)量。”
最全面的系列開發(fā)套件
Altera及其合作伙伴提供30多種開發(fā)套件,主要面向Altera的系列低成本CPLD、FPGA和SoC。套件為開發(fā)低成本和低功耗系統(tǒng)級設(shè)計,迅速得到結(jié)果提供了快速簡單的方法。五款Cyclone V FPGA 28 nm新開發(fā)套件最近加入到系列產(chǎn)品中,進一步方便了系統(tǒng)設(shè)計,支持設(shè)計人員以高性價比方式集成Cyclone V FPGA。這些新開發(fā)套件包括:
• 49美元的Arrow BeMicro CV開發(fā)套件,安裝了Cyclone V E FPGA。這一低成本開發(fā)套件支持開發(fā)人員迅速啟動其Cyclone V FPGA工程。
• 179美元的TerASIC Cyclone V GX入門套件包括了高速中間連接器(HSMC)和Arduino連接器,支持客戶迅速構(gòu)建其低功耗視頻系統(tǒng),包括,汽車輔助駕駛和人機接口等。
• 349美元的Altima Cyclone V GX開發(fā)套件為開發(fā)低成本、低功耗、基于FPGA的系統(tǒng)級設(shè)計提供了快速簡單的方法。
• EBV Elektronik GmbH提供價值749歐元的Cyclone V GX開發(fā)板,包括了多個設(shè)計實例,支持客戶迅速開發(fā)需要高速串行收發(fā)器的工程。
• EBV Elektronik GmbH還提供價值599歐元的Mercury Code Cyclone V GX開發(fā)板,支持客戶迅速開發(fā)工業(yè)自動化和通信應(yīng)用領(lǐng)域所使用的基于FPGA的系統(tǒng)。
最優(yōu)低成本系列產(chǎn)品
Altera目前的低成本CPLD、FPGA和SoC系列產(chǎn)品包括Max® V CPLD、Cyclone IV和Cyclone V FPGA,以及具有集成ARM® Cortex™-A9 MPCore®處理器系統(tǒng)的Cyclone V SoC。系列產(chǎn)品采用針對低成本進行了優(yōu)化的知識產(chǎn)權(quán)(IP)、體系結(jié)構(gòu)和工藝技術(shù)。經(jīng)過優(yōu)化后,Altera為業(yè)界提供了全系列低成本可編程解決方案,可定制滿足幾乎所有客戶的低成本、大批量系統(tǒng)需求。器件提供多種密度范圍和各種封裝選擇,適用于小外形封裝應(yīng)用。其增強功能包括硬核PCI Express® (PCIe®) IP模塊和硬核存儲器控制器,簡化了系統(tǒng)開發(fā),提高了系統(tǒng)性能。Cyclone V FPGA和Cyclone V SoC具有硬核存儲器控制器,其吞吐量是業(yè)界最高的,與競爭28 nm低成本FPGA系列相比,存儲器帶寬提高了近2倍,進一步降低了觸發(fā)率。
系列產(chǎn)品由公共開發(fā)環(huán)境提供支持
Altera是唯一由成熟的公共開發(fā)環(huán)境支持其全系列低成本CPLD、FPGA和SoC的公司。這方便了客戶在產(chǎn)品系列之間進行移植,或者重新使用以前設(shè)計的IP。Altera的Quartus II開發(fā)套裝針對設(shè)計人員所選擇的設(shè)計方法,定制支持各種設(shè)計流程,從而提高了設(shè)計團隊的效率。Quartus II開發(fā)套裝支持傳統(tǒng)的FPGA設(shè)計人員、DSP設(shè)計人員、嵌入式開發(fā)人員以及C語言編程人員。
下一代發(fā)展路線
Altera與TSMC合作,開發(fā)基于前沿55 nm嵌入式閃存工藝技術(shù)的下一代低成本器件。器件針對大批量應(yīng)用進行了優(yōu)化,提供更多的IP和功能,同時降低了器件和系統(tǒng)成本。與前一代嵌入式閃存技術(shù)相比,TSMC的55nm嵌入式閃存工藝計算速度更快,邏輯門密度提高了10倍,閃存和SRAM單元尺寸分別減小了70%和80%。100多家客戶目前已經(jīng)參加了這些下一代低成本產(chǎn)品的早期試用計劃。
供貨信息
Altera的低成本CPLD、FPGA和SoC系列產(chǎn)品目前已經(jīng)投產(chǎn)。您可以通過Altera或者相應(yīng)的合作伙伴購買支持這些系列產(chǎn)品的所有低成本開發(fā)套件。