CEVA推出浮點矢量DSP內(nèi)核CEVA-XC4500
21ic訊 CEVA公司宣布推出世界上首個專為先進(jìn)無線基礎(chǔ)設(shè)施解決方案而設(shè)計的浮點矢量(vector floating-point) DSP內(nèi)核——CEVA-XC4500 DSP。CEVA-XC4500集成了一系列特性,即使在最嚴(yán)苛的基礎(chǔ)設(shè)施應(yīng)用中也能夠?qū)崿F(xiàn)無與倫比的性能,包括基帶專用指令集架構(gòu)(ISA);符合IEEE要求的全部矢量元素浮點支持,提供高達(dá)40 GFLOP性能、全面的多內(nèi)核支持;一個完全緩沖的架構(gòu)和硬件管理的一致性。CEVA-XC4500還提供出色的電源效率,LTE 2x2微微蜂窩基站 (Pico-Cell) 基帶處理僅需低至100mW功率。這最新一代DSP現(xiàn)在可提供授權(quán)許可,并且已獲頂級無線基礎(chǔ)設(shè)施供應(yīng)商在設(shè)計中使用。
CEVA市場推廣副總裁Eran Briman評論道:“CEVA-XC4500 DSP是無線基礎(chǔ)架構(gòu)應(yīng)用的革新者,在靈活的可擴展平臺上結(jié)合了功能強大的定點和浮點矢量處理,以及業(yè)界最先進(jìn)的多內(nèi)核功能集。這款DSP經(jīng)設(shè)計以創(chuàng)建基礎(chǔ)設(shè)施SoC產(chǎn)品,結(jié)合基于軟件的基礎(chǔ)架構(gòu)和經(jīng)優(yōu)化的硬件加速器,從而實現(xiàn)任何無線基礎(chǔ)架構(gòu)用例的最大性能和功效。我們與ARM公司密切合作,以確保全面地支持其最新的行業(yè)標(biāo)準(zhǔn)互連和一致性協(xié)議,確保我們共同的客戶可以充分利用設(shè)計ARM + CEVA-XC多內(nèi)核SoC的固有優(yōu)勢。”
市場研究機構(gòu)The Linley Group首席分析師Linley Gwennap表示:“隨著無線行業(yè)面對帶寬需求的持續(xù)爆炸式增長,用于無線基礎(chǔ)設(shè)施的處理器技術(shù)必須不斷進(jìn)步。異構(gòu)蜂窩網(wǎng)絡(luò) (HetNet) 和云通信中心(cloud RAN, C-RAN) 等多項重要的新興技術(shù)需要更強大和更高性能的處理解決方案,才可以實現(xiàn)其性能。新型CEVA-XC4500 DSP內(nèi)核集成了一系列功能強大的先進(jìn)特性,非常適合應(yīng)對下一代無線基礎(chǔ)設(shè)施的挑戰(zhàn)。這款新產(chǎn)品將會鞏固CEVA作為領(lǐng)先的DSP技術(shù)供應(yīng)商的地位。” CEVA-XC4500集成了一系列專為滿足無線基礎(chǔ)設(shè)施應(yīng)用所需的最先進(jìn)用例需求的特性,包括:”
· 高性能 – 在28nm工藝下高達(dá)1.3GHz
· 功能強大的矢量DSP引擎,為基帶應(yīng)用而特別優(yōu)化
· 在全部矢量上支持定點和浮點(符合IEEE要求) ISA
· 采用多種用于DSP卸載的優(yōu)化硬件引擎,實現(xiàn)軟件定義架構(gòu)
· 提供廣泛的緊耦合加速模塊 (緊耦合擴展 – TCE)
· 通過 ARM® AMBA® 4 ACE™,使用包括硬件高速緩存一致性的先進(jìn)數(shù)據(jù)高速緩存,實現(xiàn)完全的高速緩存功能
· 使用多種符合ARM AMBA 4標(biāo)準(zhǔn)的總線和快速互連 (fast interconnect, FIC) 總線,實現(xiàn)先進(jìn)的系統(tǒng)互連
· 自動化數(shù)據(jù)傳輸管理提供完全并行的硬件加速管理功能,無需DSP干預(yù)
· 動態(tài)的工作調(diào)度安排實現(xiàn)均衡的系統(tǒng)設(shè)計,根據(jù)系統(tǒng)負(fù)載進(jìn)行運行時間任務(wù)分配
總體成果就是功能非常強大的DSP架構(gòu),可讓客戶滿足任何無線基礎(chǔ)設(shè)施用例的需求,包括基帶:從小基站(small cell) (如微微蜂窩(Pico)和城市蜂窩(Metro)) 到宏基站和云通信中心 (C-RAN)、Wi-Fi卸載、無線回程,以及遠(yuǎn)程無線電頭。
ARM嵌入式業(yè)務(wù)市場推廣副總裁Charlene Marini表示:“數(shù)據(jù)使用需求的持續(xù)強勁增長對無線網(wǎng)絡(luò)帶來挑戰(zhàn),我們很高興與CEVA合作來滿足全球各地企業(yè)和消費者的需求。下一代無線基礎(chǔ)設(shè)施可以使用異構(gòu)多內(nèi)核處理器來實現(xiàn),結(jié)合ARM的高性能、低功耗處理器,并且與CEVA DSP和硬件加速器進(jìn)行高性能的高速緩存相干互連(cache-coherent interconnect)。CEVA推出CEVA-XC4500正是這一激動人心的演進(jìn)的一部分。”
CEVA-XC4500 DSP架構(gòu)由CEVA-Toolbox™支持,后者是集成了用于先進(jìn)矢量處理器的Vec-C™編譯器技術(shù)的完整軟件開發(fā)環(huán)境,能夠使用C語言進(jìn)行整個架構(gòu)的編程。集成的模擬器和分析器提供了整個系統(tǒng)的精確建模,包括:高速緩存、DMA控制器、接口、緊耦合擴展等等。此外,CEVA-Toolbox包括一套首次用于CEVA-XC4500的全新LTE/LTE-Advanced eNodeB程序庫,與現(xiàn)有的用于Wi-Fi、TD-SCDMA、WCDMA、HSPA+等的豐富的程序庫套件相輔相成。
CEVA公司在 Linley Tech Processor Conference會議上介紹CEVA-XC4500 DSP的其它細(xì)節(jié)。