摘要:隨著數(shù)字技術的發(fā)展和成熟,電源產品更多地向數(shù)字化方向發(fā)展。采用數(shù)字技術可減小電源高頻諧波干擾和非線性失真,同時便于CPU數(shù)字化控制。文中重點介紹了ADP1043A的功能、原理及具體應用細節(jié)。ADP1043A的創(chuàng)新架構能支持多種拓撲結構,其圖形化的操作界面、豐富的監(jiān)控和管理功能,非常方便技術人員操作,也改變了以往對數(shù)字電源的認識。
關鍵詞:ADP1043A;EEPROM;OrFET控制;同步整流
(上接第5期)
2.3 CS2的工作
CS2用于監(jiān)視和保護二次側的電流。CS2的ADC的整個范圍是225mV,通常滿載時電壓可以降到37.5mV、75mV或者150mV。不同的輸入,通過一對電阻,送到ADC,當使用低邊電流檢測時需要一個10k電阻。當使用高邊檢測時需要110kΩ電阻(12V輸出)。
推薦使用低邊電流檢測,它比高邊能更好地改善性能,而且高邊電流檢測不支持用于20V以上的輸出電壓。
CS2的典型電路如圖4、5所示,通過對CS2的設置可改變閾值和限流點,這些閾值及限流點也在限流寄存器部分加以描述。
不用CS2時,兩個CS2輸入需通過10kΩ電阻接到功率地。[!--empirenews.page--]
2.4 電壓檢測及控制環(huán)
ACP1043A上復雜的電壓檢測輸入用于監(jiān)視控制和保護電源的輸出,電壓信息可以通過I2C接口,所有電壓檢測點都可以用數(shù)字化校準,以消除由外部元件引起的任何誤差。通過校準可以在任何產品環(huán)繞下執(zhí)行,其設置儲存在E2PROM中。
從控制環(huán)的觀點,用ADC的修正速率可以設置開關頻率,因此,如果開關頻率設置成100kHz。則ADC的輸出信號為每100kHz送到控制環(huán),因為調制,ADC取樣也在1.6MHz。ADC的輸出是在16MHz時段期間,16次讀出的平均值。
對電壓監(jiān)視,VS1、VS2和VS3上的電壓值寄存器為每10ms修正一次。ADP1043A寄存器每次ADC有10ms的取樣時間,然后在10ms之后輸出平均值。因此,這些寄存器至少每10ms讀出一次實際的平均值。這種讀取方式同樣適用于CS1和CS2的電流讀出。
對于控制環(huán),高速信號總是從VS1的高速ADC處送來,低速信號通常來自VS3的低速ADC。當然,在軟啟動期間或在響應負載OVP期間或其他故障條件下,ADP1043A可以關閉從VS3到VS1的低速調節(jié)點。
(1)VS1的工作
VS1用于監(jiān)視和保護LC輸出的高邊OrFET上邊的電源電壓,這是電源的高頻反饋環(huán)。VS1在電源軌上的檢測點,通常是在VS1端處的共模信號,需要一個外部電阻分壓器,如圖6中的電阻分壓器是必需的,原因在于ADP1043A的VS1的ADC輸入范圍為0~1.55V,這個分壓信號在內部被送到了一個高速和一個∑-△的ADC處,再由其ADC輸出到數(shù)字濾波器。
高速ADC有2MHz帶寬,以25MHz時鐘運行,它有±18mV的范圍,當取樣速率為200kHz時,為0.6mV的模數(shù)轉換噪聲,增加取樣速率到400k Hz,噪聲增加到1.2mY。在負載過壓時,電源從VS1檢測點調節(jié),其它從VS3檢測點調節(jié)。
(2)VS2的工作
VS2典型用于監(jiān)視和保護電源的輸出,及下游的OrFET,它用于與VS1去控制OrFET的柵驅動的開啟。VS2檢測點在電源軌上,需要一個外部的電阻分壓器,送入正常的1V共模信號給VS2端。電阻分壓器是必需的,因為ADP1043A的VS2 ADC輸入范圍為0~1.55V,這個分壓器降下信號電平從內部送入一個ADC,VS2 ADC的輸出送到VS2電壓寄存器。
(3)VS3的工作
VS3±用于監(jiān)視和保護遠處負載的電壓。是一個完整的差分輸入,也是主反饋檢測點。用于電源控制環(huán)路。
VS3檢測點也要求一個外部電阻分壓器,以將合適的1V共模信號給VS3±端。而且這個電阻分壓器也是必需的,ADP1043A的VS3的ADC輸入電壓范圍為0~1.55V,經(jīng)過分壓器分壓后送入一個ADC,再由ADC輸出到數(shù)字濾波器。
2.5 模數(shù)變換器ADCs
ADP1043A包括數(shù)個ADCs,高速ADC在VS1工作部分已經(jīng)敘述。其它ADCs是低速高分辨率,它們有1kHz的帶寬和12位的分辨力,每個ADC
有各自的電壓基準。每個ADC的數(shù)字輸出,均可通過適當?shù)募拇嫫鱽碜x取。以保障意外的數(shù)據(jù)失效。[!--empirenews.page--]
2.6 數(shù)字濾波器
電源的環(huán)路響應可以通過調整內部數(shù)字濾波器來實現(xiàn),采用的是一個Ⅲ型的濾波器結構。改變環(huán)路響應可以設置低頻增益、零點位置、極點位置及高頻增益。這里推薦AD公司軟件,軟件GUI用于調節(jié)濾波器,可以顯示出濾波器在bode圖中的響應,并可以計算整個電源的穩(wěn)定臨界點。
從檢測電壓到周期,濾波器的傳輸函數(shù)計算公式如下式:
數(shù)字濾波器插入相位延遲到控制環(huán)中,數(shù)字濾波器電路將占空比信息送到PWM電路,然后開始每個新的開關周期。因此,附加的相位延遲到每個相位區(qū)間,φ由濾波器方框圖插入,為
式中,fC為跨越頻率,fSW為開關頻率。在1/10開關頻率處,相位延遲為18°,GUI結合此相位延遲進入計算。
兩個寄存器的設置允許兩個性質不同的濾波器響應。主濾波器也稱正常模式濾波器,是由可編程寄存器0*60到寄存器0*63來控制的;其他濾波器稱作輕載模式濾波器,其由可編程寄存器0*64到寄存器0*67來控制。ADP1043A用輕載模式濾波器,僅在負載電流在閾值下時才工作。
AD軟件GUI允許用戶調節(jié)輕載模式濾波器,與正常模式濾波器以相同方式管理。
此外,在軟啟動過程中,在使用數(shù)字濾波器的不同設置方式,軟啟動濾波器的值對應公式(1)中的a、b、c,其值為0,d的值通過軟啟動濾波器的增益設置來調節(jié)。
2.7 PWM和同步整流輸出
PWM和SR輸出用于控制初級側驅動和同步整流驅動,這些輸出可以用于幾個控制電路拓撲,包括全橋、相移ZVS、交錯式雙晶正激變換器,上升沿,下降沿之間的延遲可以獨立調節(jié),要特別注意防止交叉導通,圖7所示的就是一個全橋移相的實例(具有同步整流的全橋)。
PWM和SR輸出一起工作,因此當調節(jié)這些輸出時,首先要適當修正全部寄存器,然后鎖定ADP1043A。此時的信息,在重新調節(jié)時,輸出要暫時禁止,一個專門的結構設置ADP1043A以確保新時段的信息可以同時調整,這一點由設置寄存器到1來完成,推薦PWM輸出此時禁止。
OUTAUX是一個附加的PWM輸出端.OUTAUX允許一個超級PWM信號產生與三個PWM輸出不同的頻率,該信號可用于驅動一個外部的功率變換器,諸如Buck變換器,其位于全橋變換器的前端。OUTAUX還可以用于時鐘參數(shù)信號。
2.8 同步整流
SR1和SR2適用于同步整流的PWM信號,這些PWM信號可以同樣設置成其他PWM輸出,可以用兩種方法調制:立即跟蹤主PWM信號和在軟啟動形式下開啟。當在軟啟動形式下時,信號從0占空比上升到要求的占空比,上斜的SR信號的優(yōu)點在于減小電壓上升步伐,這將完全出現(xiàn)SR FET完全導通時,可以使負載上升時的瞬態(tài)電壓減小。
使用寄存器0x54,SR軟啟動可以調節(jié),一旦出現(xiàn)第一時段的SR信號使能,或每個時段SR信號的使能。
當調節(jié)ADP1043A使用SR軟啟動時,要確保該部分正確的操作,要用設置SR1(t10)的下降沿比上升沿(t9)的小一些,用設置SR2(t12)的下降沿小于PSR2 (t11)的上升沿。
SR使能的速度大約是200μs,這可以確保步進負載,SR信號可以迅速的開啟,以防止損壞所控制的MOSFET。
2.9 自適應死區(qū)時間控制
一個寄存器的設置稱作自適應時間寄存器(ADT),允許PWM沿到自適應導通的死區(qū)時間飛躍。ADP1043A用ADT僅在調制范圍低于死去閾值
時間時,AD公司軟件GUI可使用戶很容易的調節(jié)死區(qū)時間值。
每個獨立的PWM的上升沿下降沿(t1-t14)都可以調節(jié)成獨有的死區(qū)時間偏置,這個偏置可以是正,可以是負。偏置是相對于正常沿的位置。例如,如果t1有正常的100ns的上升沿,ADT設置t1是15ns,t1變成85ns的死區(qū),低于自適應的死區(qū)時間閾值,死區(qū)時間由0*69—0*6F寄存器調節(jié)。
2.10 輕載模式
寄存器0*3B允許ADP1043A在輕載條件下關斷PWM輸出,輕載電流閾值可以調節(jié),在低于此電流閾值時,SR輸出被禁止,此時用戶還能調節(jié)任何其他PWM輸出到關斷狀態(tài),這就允許ADP1043A用具有交錯式兩晶體管正激拓撲。在輕載時,并入相移,輕載模式數(shù)字濾波器也可用于輕載模式。[!--empirenews.page--]
2.11 調制限制
使用調制限制寄存器0*2E可以用于最大調制限制和最小調制限制,以限制任何PWM信號,這樣限制了PWM調制范圍,這些限制為開關周期的百分之幾。如果調制需要低于最小設置,脈沖跨越將使能。
下面的例子是如何使用調制限制的設置,在此例子中,開關周期是4μs,調制導通t2沿(下降沿)使能,正常t2位置設在1.6μs,是4μs周期的40%,調制高邊限制設在(正常-35%),因此調制低限為(40~35%)=5%的開關周期,即0.2μs。GUI提供ADP1043A使用時,推薦如圖8所示。
2.12 推薦的設置
在12V應用時,在正常工作模式下:
* 在12V<Vout<OVP,采用精確的OrFET控制電路去關斷OrFET。
* Vout>OVP時,使用負載OVP去關斷OrFET,在12V應用時輕載。
* 在12V<Vout<OVP時,用ACSNS去關斷OrFET。
* 當Vout>OVP時,用負載OVP去關斷OrFET。
在12V應用是,內部短路出現(xiàn)如下程序:
* 用快速OrFET關斷OrFET。
* 用CS1 OCP或者VS1 UVP去關斷電源并重新啟動。
2.13 OrFET操作實例
熱插入一個實際總線一個新的PSU加入到一個12V總線,內部電壓VS1在OrFET導通前是上斜的,在OrFET導通后,PSU中的電流開始流向負載,在新PSU和總線之間的導通電壓閾值時可以調節(jié)的。
2.14 超速控制
一個總線上Rogue的PSU有一個故障條件,結果是總線電壓增加,到OVP閾值以上,好的PSU關斷OrFET,并調節(jié)其內部電壓VS1,當Rogue電源故障條件移去時,總線電壓減小,好的PSU的OrFET會立即導通,好的PSU總是從VS3調節(jié)開始。
2.15 短路
當輸出整流器中的一個故障時。而OrFET沒及時關斷,則總線電壓能崩潰??焖俚腛rFET比較器要用于保護系統(tǒng)離開此故障,如圖9所示短路電路加到OrFET方面的輸出電容上。在快速OrFET閾值CS2處罰之后,OrFET關斷,在此情況下,柵驅動器,不是非常快大約有500ns,還顯示出短路故障移去之后工作的恢復,內部調整率點VS1回到12V,OrFET重新使能,PSU再次開始給負載供電。
(未完待續(xù))