當前位置:首頁 > 電源 > 功率器件
[導(dǎo)讀]每一個收發(fā)器擁有一個獨立的發(fā)送端,發(fā)送端有PMA(Physical Media Attachment,物理媒介適配層)和PCS(Physical Coding Sublayer,物理編碼子層)組成,其中PMA子層包含高速串

每一個收發(fā)器擁有一個獨立的發(fā)送端,發(fā)送端有PMA(Physical Media Attachment,物理媒介適配層)和PCS(Physical Coding Sublayer,物理編碼子層)組成,其中PMA子層包含高速串并轉(zhuǎn)換(Serdes)、預(yù)/后加重、接收均衡、時鐘發(fā)生器及時鐘恢復(fù)等電路。PCS子層包含8B/10B編解碼、緩沖區(qū)、通道綁定和時鐘修正等電路。對于GTX的發(fā)送端來說,結(jié)構(gòu)如圖1所示。

 

 

圖1

FPGA內(nèi)部并行數(shù)據(jù)通過FPGA TX Interface進入TX發(fā)送端,然后經(jīng)過PCS和PMA子層的各個功能電路處理之后,最終從TX驅(qū)動器中以高速串行數(shù)據(jù)輸出,下面將介紹各個功能電路。

FPGA TX Interface(TX用戶接口):TX Interface是用戶數(shù)據(jù)發(fā)往GTX的接口,該接口的信號如表1所示。

 

 

表1

發(fā)送數(shù)據(jù)接口是TXDATA,采樣時鐘是TXUSRCLK2,在TXUSRCLK2的上升沿對TXDATA進行采樣。TXUSRCLK2的速率由線速率、TX Interface接口位寬和8B/10B是否使能決定(TXUSRCLK2頻率 = 線速率 / TX_DATA_WIDTH ;比如線速率是10Gb/s,TX_DATA_WHDTH等于80,那么TXUSRCLK2的頻率是125MHz)。TXDATA的位寬可以配置成16/20/32/40/64/80位寬,通過TX_DATA_WIDTH 、TX_INT_DATAWIDTH、TX8B10BEN三個屬性設(shè)置可以配置成不同的位寬,具體屬性如表2所示。

 

 

表2

GTX的TX Interface分成內(nèi)部數(shù)據(jù)位寬和FPGA接口位寬,其中內(nèi)部數(shù)據(jù)歸屬于TXUSRCLK時鐘域,F(xiàn)PGA接口數(shù)據(jù)歸屬于TXUSRCLK2時鐘域,而內(nèi)部數(shù)據(jù)位寬支持2byte/4byte,F(xiàn)PGA接口數(shù)據(jù)位寬支持2byte/4byte/8byte,因此,決定了TXUSRCLK和TXUSRCLK2有一定的時鐘倍數(shù)關(guān)系,TXUSRCLK和TXUSRCLK2的時鐘倍數(shù)關(guān)系如表3所示,其中TX_INT_DATAWIDTH屬性設(shè)置為“0”,表示內(nèi)部數(shù)據(jù)位寬為2byte,如果設(shè)置為“1”,則表示內(nèi)部數(shù)據(jù)位寬為4byte(線速率大于6.6Gb/s的時候應(yīng)當置“1”)。

 

 

表3

TXUSRLK和TXUSRCLK2時鐘是相關(guān)聯(lián)的,在時鐘這兩個時鐘時應(yīng)該遵循下面兩個準則:

1. TXUSRCLK和TXUSRCLK2必須是上升沿對齊的,偏差越小越好,因此應(yīng)該使用BUFGs或者BUFRs來驅(qū)動這兩個時鐘(因為TX Interface和PCS子層之間沒有相位校正電路或者FIFO,所以需要嚴格對齊,本人自己的理解)。

2. 即使TXUSRCLK、TXUSRCLK2和GTX的參考時鐘運行在不同的時鐘頻率,必須保證三者必須使用同源時鐘。

發(fā)送端的時鐘結(jié)構(gòu):為了能夠更好的理解GTX的發(fā)送端如何工作,理解發(fā)送端的時鐘結(jié)構(gòu)很有必要,圖2是發(fā)送端的時鐘結(jié)構(gòu)圖。

 

 

圖2

其中紅框部分和黃底部分的內(nèi)容是我們需要重點了解的地方,圖中的MGTREFCLK是上一篇中提到的GTX的參考時鐘,經(jīng)過一個IBUFDS_GTE2源語之后進入GTX,用以驅(qū)動CPLL或者QPLL。對于TX PMA來說,主要實現(xiàn)的功能是并串轉(zhuǎn)換,其并串轉(zhuǎn)換的時鐘可以由CPLL提供,也可以由QPLL提供,由TXSYSCLKSEL選擇,TX PMA子層里面有三個紅色方框部分是串行和并行時鐘分頻器,作用是產(chǎn)生并行數(shù)據(jù)的驅(qū)動時鐘,其中D分頻器主要用于將PLL的輸出分頻,以支持更低的線速率。

÷2/÷4這個選項由TX_INT_DATAWIDTH決定,如果TX_INT_DATAWIDTH為“0”,則選擇÷2,反之選擇÷4。

對于÷4/÷5,則由TX_DATA_WIDTH決定,如果是位寬是16/32/64,則選擇÷4,如果位寬是20/40/80,則選擇÷5。

對于TXUSRCLK和TXUSRCLK2由誰驅(qū)動呢,官方推薦使用TXOUTCLK驅(qū)動,這樣做能精簡設(shè)計,同時穩(wěn)定,如何使用TXOUTCLK來做TXUSRCLK和TXUSRCLK2的驅(qū)動時鐘呢,根據(jù)TXUSRCLK和TXUSRCLK2的頻率關(guān)系,以一個Lane為例,圖3表示TXUSRCLK=TXUSRCLK2的驅(qū)動方式,圖4表示TXUSRCLK = 2*TXUSRCLK2的驅(qū)動方式。

 

 

圖3 圖4

對于圖4,CLKOUT0的值為CLKOUT1的2倍。

TX 8B/10B Encoder:高速收發(fā)器的發(fā)送端一般都帶有8b/10b編碼器。目的是保證數(shù)據(jù)有足夠的切換提供給時鐘恢復(fù)電路,編碼器還提供一種將數(shù)據(jù)對齊到字的方法,同時線路可以保持良好的直流平衡。在GTX應(yīng)用中,如果發(fā)送的是D碼,則需要將TXCHARISK拉低,如果是K碼,則將相應(yīng)的TXCHARISK拉高。

TX Buffer:了解發(fā)送的TX Buffer的作用,首先得搞清楚TX發(fā)送端的時鐘域,TX發(fā)送端的時鐘域如圖5所示。

 

 

圖5

圖5中紅色方框就是TX Buffer,我們都知道FIFO具有隔離時鐘域的功能,在這里也不例外,我們從圖中可以知道,TX Buffer連接著兩個不同的時鐘域XCLK和TXUSRCLK,在發(fā)送端的PCS子層內(nèi)部包含兩個時鐘域,XCLK(PMA并行時鐘域)TXUSRCLK時鐘域,為了數(shù)據(jù)發(fā)送的穩(wěn)定,XCLK和TXUSRCLK必須是速率匹配,相位差可以消除的,TX Buffer主要用于匹配兩時鐘域的速率和消除兩時鐘域之間的相位差。

TX Buffer也可以被旁路,TX發(fā)送端提供了一個相位對齊電路,可以解決XCLK和TXUSRCLK時鐘域之間的相位差,但是TX_XCLK_SEL需設(shè)置為“TXUSR”來保持XCLK時鐘域和TXUSRCLK保持同頻。

TX Pattern Generator:GTX擁有偽隨機數(shù)列產(chǎn)生電路,偽隨機數(shù)列是之中看似隨機,但是是有規(guī)律的周期性二進制數(shù)列,有良好的隨機性和接近白噪聲的相關(guān)函數(shù),所以偽隨機數(shù)列可以用來做誤碼率測量、時延測量、噪聲發(fā)生器、通信加密和擴頻通信等等領(lǐng)域,在GTX中可以用來測試高速串行通道傳輸?shù)恼`碼率,圖6是GTX的PRBS生成電路。

 

 

圖6

可以使能或者旁路這個PRBS生成電路,如果旁路的話TXDATA會傳輸?shù)桨l(fā)送端的PMA。一般使用PRBS模式測試模型如圖7所示。

 

 

圖7

TX Polarity Control:TX發(fā)送端支持對TX發(fā)送的數(shù)據(jù)進行極性控制,從PCS子層輸出的編碼數(shù)據(jù)在進入PISO串行化之前進行極性翻轉(zhuǎn),這部分功能主要是用來彌補PCB的設(shè)計錯誤,如果PCB設(shè)計時不慎將TXP和TXN交叉連接的話,可以通過設(shè)置TXPOLARITY為“1”來翻轉(zhuǎn)信號的極性。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉