Analysis of Switched-Capacitor Feedback
摘 要: 長期以來,開關電容共模反饋被廣泛應用于全差分OTA中,但缺乏足夠的理論分析,以至于出現(xiàn)設計的盲目性。本文在前人的理論分析基礎上創(chuàng)新的提出了新的開關電容共模反饋的連續(xù)時間等效共模和差模分析模型,對開關電容共模反饋電路的共模和差模特性進行分析,進而為開關電容共模反饋電路設計提供了強有力的理論支持。
關鍵詞: 開關電容 , 共模反饋 , 全差分電路
Abstract: For a long time switch-capacitor common-mode feedback circuits have been used in fully differential OTA, yet without sufficient analysis in theory, resulting in unreasonable design. This paper proposes some new continuous-identical common-mode and differential-mode model for switch-capacitor common-mode feedback circuits on the basis of existed theory. Based on the new models, common-mode and differential-mode characteristics are studied, providing a powerful theory supporting the design of switch-capacitor common-mode feedback circuits.
Key words: switched-capacitor , common-mode feedback , full-differential circuits
1引言
全差分開關電容電路由于具有全差分電路的高輸出擺幅和對電源等共模噪聲的抑制以及開關電容電路的高精度而成為常用電路形式[1,2,3,4,8]。而全差分電路設計的關鍵和難點是共模反饋電路的設計[2]。缺乏好的共模反饋電路會造成輸出共模電壓波動,并會通過電路的不對稱性而轉化為差分輸出,破壞差分輸出信號。另一方面,輸出共模偏離預定值會導致差分輸出擺幅受限,進而造成削頂或削底失真,此時檢測出的共模值偏離實際輸出錯誤的共模值,進而返回錯誤的控制電壓進一步造成共模電壓偏離正常值,嚴重影響電路性能。
直到最近一直有各種論文在對開關電容共模反饋電路進行分析[3,4,5,6],但是各種分析仍然不能對開關電容共模反饋進行全面的系統(tǒng)的理論分析,并存在各種缺陷。由于和連續(xù)時間共模反饋電路的工作機理有些不同,并且處于采樣系統(tǒng)中,很難用連續(xù)域的手段進行分析和仿真,所以長期以來缺乏足夠的分析和設計的依據(jù),致使設計帶有一定的盲目性。
本文總結并提出了新的開關電容共模反饋的連續(xù)時間等效共模和差模分析模型,對開關電容共模反饋電路的共模(共模穩(wěn)定性和環(huán)路建立時間)和差模特性進行分析,進而為開關電容共模反饋電路設計提供了強有力的理論支持。
2開關電容共模反饋電路的理論分析
2.1 開關電容共模反饋電路的基本原理和結構
共模反饋電路一般分為兩個部分:共模檢測電路和比較放大器電路。基本原理是通過共模檢測電路檢測出輸出共模電壓,然后輸入比較放大器電路和預先指定的輸出共模參考電壓相比較,將它們的差值放大并返回到原電路對輸出共模電壓的偏移進行校正[2]。共模反饋電路可以分為連續(xù)時間共模反饋電路和開關電容共模反饋電路。連續(xù)時間共模反饋電路主要應用于連續(xù)時間電路中,但是具有限制差模輸出信號擺幅,增加差模負載,增加靜態(tài)功耗和檢測共模電壓非線性等缺點。開關電容共模反饋電路在這幾方面具有優(yōu)勢,但因為會引入時鐘耦合和離散工作狀態(tài)使差分輸出信號出現(xiàn)毛刺而不適合用于連續(xù)時間電路中。開關電容共模反饋電路已經(jīng)成功應用于數(shù)據(jù)采樣系統(tǒng)中,尤其是在全差分開關電容電路中。
連續(xù)時間共模反饋電路對輸出共模電壓偏移的校準是連續(xù)進行的。但開關電容共模反饋電路對輸出共模電壓的反饋控制是離散的,是在每次電荷轉移的半個時鐘周期中完成的,校準也是在不斷重復的半時鐘周期內完成的。所以分析方法和連續(xù)時間共模反饋電路不同。在論文[6]中給出了開關電容共模反饋的電路,一直沿用至今。一個帶開關電容共模反饋電路的開關電容積分器如圖1所示。左半電路為開關電容積分器電路,右半電路為開關電容共模反饋電路。其中的OTA如圖2所示。
圖1 帶開關電容共模反饋的開關電容積分器
圖2 開關電容電路中的放大器原型
2.2 開關電容共模反饋電路的共模分析
開關電容共模反饋的作用機制和其他共模反饋的作用機制不盡相同。從本質上說,開關電容共模反饋控制的是通過每次電荷轉移讓 穩(wěn)定在 ,而非像其他連續(xù)時間共模反饋那樣直接檢測和控制輸出共模電壓。因此,實際上開關電容共模反饋的Vcm最終無法保證能穩(wěn)定在指定電壓Vcmref,只能在一定范圍內預估。
假設分析的電路完全對稱,則電路的共模環(huán)路和差模環(huán)路在穩(wěn)定工作狀態(tài)下不會相互干擾。由于開關電容共模反饋電路存在兩個離散狀態(tài),因此無法用和連續(xù)時間共模反饋相同的方法進行共模等效分析。在傳統(tǒng)的分析中,按照和連續(xù)時間共模反饋相同的共模等效方法和評價指標(共模反饋環(huán)路單位增益帶寬、環(huán)路增益和相位裕度)來近似分析開關電容共模反饋電路。然而這些指標在開關電容共模反饋電路中有著不同的意義。
圖3 開關電容電路的共模分析等效模型
本文提出一種新的開關電容共模反饋的共模等效模型,如圖3所示。在圖3的等效電路中有2個共模放大器Acm1和Acm2,Acm1是由主放大器共模共模通路組成,Acm2是由共模反饋通路組成。其中Acm2周圍存在兩個環(huán)路,分別存在各自的建立過程。環(huán)路1由R2和C2組成。環(huán)路2由Acm2和C2組成。其中 ,C1即圖1中C9和C10,C2即圖1中的C7和C8,Cf為積分器積分電容,Ts為采樣時鐘周期。存在兩種情況,對應不同的結論:(1)在環(huán)路2帶寬遠大于環(huán)路1帶寬的情況下,每次電荷轉移完全。此時稱為環(huán)路1速度受限。在此條件下,環(huán)路1的建立過程決定了共模穩(wěn)定的時間。其建立時間常數(shù) 。如果C1=C2,則 ,通常需要5個周期以上才能從一次輸出共模變動中恢復過來。對于經(jīng)常出現(xiàn)的周期接近Ts的共模波動,開關電容共模反饋電路幾乎沒有任何穩(wěn)定作用。而通過增加開關電容共模反饋采樣電容來提高輸出共模電壓穩(wěn)定速度的做法不可行,此電容過大不僅會極大地增加差模環(huán)路的負載,還會造成巨大的差模毛刺??梢娫诖饲闆r下,對開關電容共模反饋電路而言,無論電路工作在什么采樣頻率下,其輸出共模電壓達到一定精度所需的時鐘周期數(shù)是不變的,而連續(xù)時間共模反饋電路對輸出共模電壓穩(wěn)定的速度和電路工作的采樣頻率無關。一個100MHz單位增益帶寬的連續(xù)時間共模反饋電路對應的時間常數(shù)為10ns。和連續(xù)時間共模反饋電路增加共模環(huán)路單位增益帶寬來減小輸出共模電壓穩(wěn)定時間不同的是,在此情況下,開關電容共模反饋電路中增加共模環(huán)路(Acm2和C2組成的環(huán)路)帶寬并不能減小輸出共模電壓的穩(wěn)定時間,而只能減小每次電荷轉移的時間,或建立精度。(2)在環(huán)路1帶寬遠大于環(huán)路2帶寬的情況下,每次電荷傳遞不完全,輸出共模電壓穩(wěn)定時間較長,輸出共模電壓不穩(wěn)。此時稱為環(huán)路2速度受限。仍然假設環(huán)2的環(huán)路單位增益頻率為100MHz,C1=C2,時鐘頻率為Ts,當100M<5/Ts(假設5 將電荷傳遞完畢),即Ts<50ns,或電路工作頻率高于20MHz時,開關電容共模反饋電路不能在每次C1、C2電荷傳遞過程中完整地傳遞電荷,因此也會出現(xiàn)輸出共模電壓穩(wěn)定速度下降的問題。
因此,開關電容共模反饋實際上是由兩個環(huán)路建立時間共同決定的。低速工作時(10MHz以下),連續(xù)時間共模反饋電路的穩(wěn)定速度會高于開關電容共模反饋電路。此時,開關電容共模反饋電路環(huán)1比環(huán)2的穩(wěn)定速度慢,因此穩(wěn)定速度決定于環(huán)1。所以連續(xù)時間共模反饋電路的穩(wěn)定速度會快于開關電容共模反饋電路的穩(wěn)定速度。當高速工作時(100MHz以上),開關電容共模反饋電路速度受限于環(huán)2,此環(huán)的建立速度和連續(xù)時間共模反饋時間相當,但由于存在兩個環(huán)路和兩個建立過程,總的來說,會比連續(xù)時間共模反饋電路建立速度慢。所以在共模穩(wěn)定速度方面,連續(xù)時間共模反饋電路會更優(yōu)秀,尤其是在低頻電路中。
由此得到開關電容共模反饋和連續(xù)時間共模反饋的等效模型,因此可以借用連續(xù)時間共模反饋理論對開關電容共模反饋電路進行分析??梢钥闯鰇3<k1,k2,也證明在連續(xù)時間共模反饋電路環(huán)路單位增益頻率等于開關電容環(huán)路2的單位增益頻率條件下,開關電容共模反饋的建立速度會小于連續(xù)時間共模反饋電路。
假設兩環(huán)的環(huán)路時間常數(shù)相等,均為Ts(采樣周期),與其對應的連續(xù)時間共模反饋環(huán)路時間常數(shù)也為Ts,此時開關電容電路等價于連續(xù)時間環(huán)路建立時間常數(shù)
圖3中共模反饋的2個環(huán)路存在公共通路(C2),因此可以斷開公共點分別判斷兩個環(huán)路的穩(wěn)定性。如果兩個環(huán)路都穩(wěn)定,則共模反饋環(huán)路是穩(wěn)定的[5]。環(huán)路1一定是穩(wěn)定的,所以只需要保證環(huán)路2是穩(wěn)定的。通過檢測此環(huán)路的相位裕度可以檢測其穩(wěn)定性。
在開關電容應用環(huán)境中,還存在另外一個共模放大通路Acm1同樣對輸出共模電壓起作用。減小主放大電路共模增益,以減小輸入共模變化對輸出共模的影響,使前一級的輸出共模電壓波動不至于影響后一級的輸出共模電壓。同時該環(huán)路應該保證足夠的相位裕度。
2.3 開關電容共模反饋電路對差模環(huán)路的負載影響分析
開關電容共模反饋電路對差分環(huán)路的負載效應可以通過圖4的模型進行分析。
圖4 開關電容共模反饋對差模的負載影響分析等效模型
R1表示開關電容濾波器的采樣電容等效電阻,C1為全差分放大器反饋電容,CL為差模負載電容,C’為跨接在輸出端和控制端共模反饋電容C7、C8,R’為開關電容反饋電路的采樣電容C9、C10的等效電阻。開關電容共模反饋電路對差模電路負載的增加在于共模反饋電容和共模反饋采樣電容的大小。這兩個電容的絕對值越小對差模環(huán)路的影響越小,這也是共模反饋電路設計的要求之一。而與之不同的是,共模反饋環(huán)路的穩(wěn)定性和這共模反饋電容的絕對值沒有太大的關系。增大共模反饋采樣電容的值會增大共模反饋環(huán)路中環(huán)1的建立速度,但同時也增加了差模反饋環(huán)路的負載,降低了電路處理速度,并可能造成失真。降低共模反饋電容大小可以減小對差模反饋環(huán)路的負載效應,同時對共模環(huán)路影響不大。
4結束語
本文在第一次通過開關電容共模反饋電路的共模和差模等效連續(xù)時間模型詳細分析了其共模特性和對差模環(huán)路的影響。通過這個分析可以更有效的對開關電容共模反饋進行分析和設計。
本文作者創(chuàng)新點:本文在第一次通過開關電容共模反饋電路的直流、共模和差模等效模型詳細分析了其共模特性和對差模環(huán)路的影響。通過這個分析可以更有效的對開關電容共模反饋進行分析和設計。
參考文獻:
[1] Behzad Razavi. Design of Analog CMOS Integrated Circuits[M]. xi’an, Xi’an Jiaotong University Press, 2003. 359-360.
[2] David A. johns, Ken Martin .Analog Integrated Circuit Design[M]. Peking, Peking Industry Press, 2005. 203-204.
[3] Ojas Choksi, L.Richard Carley. Analysis of switched-capacitor common-mode feedback circuit[J]. IEEE trans on circuits and syst—II, 2003, vol. 50: 906-917.
[4] David Hernandez-Garduno, Jose Silva-Martinez. Continuous-Time Common-Mode Feedback for High-Speed Switched-Capacitor Networks[J]. IEEE JSSC, 2005,vol. 40:1610-1617.
[5] Paul J. Hurst, Stephen H. Lewis. Determination of Stability Using Return Ratios in Balanced Fully Differential Feedback Circuits[J]. IEEE trans on circuits and syst—II, 1995,vol. 42: 805-817.
[6] DANIEL SENDEROWICZ, STEPHEN F. DREYER, JOHN H. HUGGINS, CHOWDHURY F. RAHIM, CARLOS A. ABER. A Family of Differential NMOS Analog Circuits for a PCM Codec Filter Chip[J]. IEEE JSSC, 1982, vol. SC-17:1014-1023.
[7] BEDRICH J. HOSTICKA. Dynamic CMOS Amplifiers[J]. IEEE JSCC,1980, vol. SC-15: 887-894.
[8] 王坤,楊文榮,冉峰,劉濤,鄧霜. 一種新型電流運算放大器的設計[J].微計算機信息,2006,22-11: 241-242
作者簡介:吳鈺淳(1982-),男(漢族),四川人,清華大學微電子所碩士研究生,從事大規(guī)?;旌闲盘柤呻娐费芯?。
導師簡介:嚴利人(1968-)男(漢族),江蘇人,清華大學微電子研究所副教授,從事高性能集成電路設計實現(xiàn)。
通信地址:100084 北京市清華大學微電子研究所 16#116