摘要:基于目前軍事裝備研發(fā)與訓(xùn)練中對臨時性模擬過程的需求,采用了技術(shù)融合的方法,將嵌入式技術(shù)和仿真技術(shù)整合,將仿真作為最終目的,將嵌入式技術(shù)作為其實現(xiàn)形式,研究了軍用嵌入式仿真技術(shù)的體系結(jié)構(gòu)。結(jié)合理論
軍用嵌入式仿真技術(shù)的體系結(jié)構(gòu)研究
本文針對FPGA實際開發(fā)過程中,出現(xiàn)故障后定位困難、反復(fù)修改代碼編譯時間過長、上板后故障解決無法確認的問題,提出了一種采用仿真的方法來定位、解決故障并驗證故障解決方案??梢源蟠蟮墓?jié)約開發(fā)時間,提高開發(fā)效率
FPGA近年來在越來越多的領(lǐng)域中應(yīng)用,很多大通信系統(tǒng)(如通信基站等)都用其做核心數(shù)據(jù)的處理。但是過長的編譯時間,在研發(fā)過程中使得解決故障的環(huán)節(jié)非常令人頭痛。本文介紹的就是一種用仿真方法解決故障從而減少研發(fā)
Cadence PCB設(shè)計仿真技術(shù)提供了一個全功能的模擬仿真器,并支持數(shù)字元件幫助解決幾乎所有的設(shè)計挑戰(zhàn),從高頻系統(tǒng)到低功耗IC設(shè)計,這個強大的仿真引擎可以容易地同各個Cadence PCB原理圖輸入工具結(jié)合,加速了上市時間
Cadence PCB設(shè)計仿真技術(shù)提供了一個全功能的模擬仿真器,并支持數(shù)字元件幫助解決幾乎所有的設(shè)計挑戰(zhàn),從高頻系統(tǒng)到低功耗IC設(shè)計,這個強大的仿真引擎可以容易地同各個Cadence PCB原理圖輸入工具結(jié)合,加速了上市時間
1 前言 協(xié)同仿真就是利用仿真工具提供的外部接口,用其它程序設(shè)計語言(非HDL語言,如c語言等)編程,用輔助仿真工具進行仿真。Modelsim提供了與c語言的協(xié)同仿真接口。以Windows平臺為例,用戶可通過modelsim提供
1 前言 協(xié)同仿真就是利用仿真工具提供的外部接口,用其它程序設(shè)計語言(非HDL語言,如c語言等)編程,用輔助仿真工具進行仿真。Modelsim提供了與c語言的協(xié)同仿真接口。以Windows平臺為例,用戶可通過modelsim提供
Cadence PCB設(shè)計仿真技術(shù)提供了一個全功能的模擬仿真器,并支持數(shù)字元件幫助解決幾乎所有的設(shè)計挑戰(zhàn),從高頻系統(tǒng)到低功耗IC設(shè)計,這個強大的仿真引擎可以容易地同各個Cadence PCB原理圖輸入工具結(jié)合,加速了上市時間
Cadence PCB設(shè)計仿真技術(shù)提供了一個全功能的模擬仿真器,并支持數(shù)字元件幫助解決幾乎所有的設(shè)計挑戰(zhàn),從高頻系統(tǒng)到低功耗IC設(shè)計,這個強大的仿真引擎可以容易地同各個Cadence PCB原理圖輸入工具結(jié)合,加速了上市時間
摘要:CDMA網(wǎng)絡(luò)的覆蓋、容量和質(zhì)量不是相互孤立而是互相制約的,從而導(dǎo)致了網(wǎng)絡(luò)覆蓋規(guī)劃的復(fù)雜性。針對CDMA網(wǎng)絡(luò)覆蓋的復(fù)雜特點,對網(wǎng)絡(luò)規(guī)劃中的覆蓋分析做了詳細的研究,在仿真關(guān)鍵參數(shù)導(dǎo)頻強度設(shè)置上提出了一些新的
基于Web的三維可視化仿真及其實現(xiàn)技術(shù),設(shè)計了一種基于J2EE平臺和B/S結(jié)構(gòu)的三維可視化仿真系統(tǒng)框架,采用JOGL手段構(gòu)建了基于B/S結(jié)構(gòu)模式的三維可視化仿真系統(tǒng)原型,形成了基于Web的工程系統(tǒng)的三維可視化仿真及其實現(xiàn)技術(shù)。經(jīng)實踐驗證了所采用的三維可視化仿真技術(shù)的可行性,展示了基于J2EE平臺和B/S結(jié)構(gòu)的三維可視化仿真系統(tǒng)的發(fā)展與應(yīng)用前景。
摘要:本文針對FPGA實際開發(fā)過程中,出現(xiàn)故障后定位困難、反復(fù)修改代碼編譯時間過長、上板后故障解決無法確認的問題,提出了一種采用仿真的方法來定位、解決故障并驗證故障解決方案??梢源蟠蟮墓?jié)約開發(fā)時間,提高
在經(jīng)濟全球化、貿(mào)易自由化和社會信息化的新形勢下,制造業(yè)的經(jīng)營戰(zhàn)略發(fā)生了很大的變化,TQCS成為現(xiàn)代制造企業(yè)適應(yīng)市場需求,提高競爭力的關(guān)鍵因素。即以最快的上市速度(T-Time to Market)、最好的質(zhì)量(Q-Quality)、最
2010年11月5日,MSC.Software 2010中國區(qū)用戶大會在北京溫都水城湖灣酒店召開。會議以“真實世界的多學科仿真技術(shù)”為主題展開,來自汽車、航空、生物醫(yī)學、土木工程、國防、通用機械等多領(lǐng)域的將近300 多
1 前言 協(xié)同仿真就是利用仿真工具提供的外部接口,用其它程序設(shè)計語言(非HDL語言,如c語言等)編程,用輔助仿真工具進行仿真。Modelsim提供了與c語言的協(xié)同仿真接口。以Windows平臺為例,用戶可通過modelsim提供
1 前言 協(xié)同仿真就是利用仿真工具提供的外部接口,用其它程序設(shè)計語言(非HDL語言,如c語言等)編程,用輔助仿真工具進行仿真。Modelsim提供了與c語言的協(xié)同仿真接口。以Windows平臺為例,用戶可通過modelsim提供
Altium和Aldec日前簽署的OEM協(xié)議中決定將Aldec的FPGA仿真功能添加到Altium Designer軟件中去。該協(xié)議的簽署使進行FPGA(現(xiàn)場可編程門陣列)設(shè)計的電子產(chǎn)品設(shè)計師們?nèi)缁⑻硪?,業(yè)內(nèi)領(lǐng)先的Aldec VHDL及Verilog仿真功能實
Cadence PCB設(shè)計仿真技術(shù)提供了一個全功能的模擬仿真器,并支持數(shù)字元件幫助解決幾乎所有的設(shè)計挑戰(zhàn),從高頻系統(tǒng)到低功耗IC設(shè)計,這個強大的仿真引擎可以容易地同各個Cadence PCB原理圖輸入工具結(jié)合,加速了上市時間
Cadence PCB設(shè)計仿真技術(shù)提供了一個全功能的模擬仿真器,并支持數(shù)字元件幫助解決幾乎所有的設(shè)計挑戰(zhàn),從高頻系統(tǒng)到低功耗IC設(shè)計,這個強大的仿真引擎可以容易地同各個Cadence PCB原理圖輸入工具結(jié)合,加速了上市時間