引 言隨著多媒體圖像處理應(yīng)用的迅速發(fā)展,體積小、重量輕、結(jié)構(gòu)靈活、處理能力強(qiáng)的嵌入式數(shù)字圖像處理系統(tǒng)在工業(yè)、醫(yī)學(xué)等方面都有越來越廣泛的需求。實(shí)時(shí)性高、計(jì)算復(fù)雜、數(shù)
摘要:在介紹CRC校驗(yàn)原理和傳統(tǒng)CRC32串行比特算法的基礎(chǔ)上,由串行比特型算法推導(dǎo)出一種CRC32并行算法、并結(jié)合SATAⅡ協(xié)議的要求,完成了SATAⅡ主控制器設(shè)計(jì)中CRC生成與校驗(yàn)?zāi)K的設(shè)計(jì)。最后通過在ISE平臺上編寫Veril
11月30日下午消息(萬南君)在今天的“Hadoop與大數(shù)據(jù)技術(shù)大會”,CCF(中國計(jì)算機(jī)協(xié)會)大數(shù)據(jù)專家委員會副主任李建中認(rèn)為,由于通訊瓶頸及能量消耗兩大難題,云計(jì)算可能無法承擔(dān)作為大數(shù)據(jù)硬件平臺的重
FDTD-Diakoptics將復(fù)雜的微波電路分割為若干較為簡單的子電路,使用有限時(shí)域差分方法(FDTD)獨(dú)立求解每個(gè)子電路的時(shí)域特性,使用并行算法連接各子電路,最終得到整個(gè)電路的特性.本方法適用于結(jié)構(gòu)復(fù)雜、規(guī)模較大的微波
針對實(shí)時(shí)圖像高幀頻、高分辨率、多通道趨勢和圖像處理并行算法的多樣性對多處理器系統(tǒng)結(jié)構(gòu)的要求,研究了傳統(tǒng)固定結(jié)構(gòu)并行系統(tǒng)與并行算法的關(guān)系及其不足,構(gòu)建了基于“多DSP+FPGA”結(jié)構(gòu)的高性能可重構(gòu)數(shù)字圖像并行處理系統(tǒng),并舉出實(shí)例。系統(tǒng)可根據(jù)算法需求而改變系統(tǒng)的硬件結(jié)構(gòu),以保證并行算法能夠高效率地執(zhí)行,同時(shí)系統(tǒng)具有很好的靈活性和通用性。
嵌入式可重構(gòu)的多DSP圖像并行處理系統(tǒng)