21ic訊 如今在測(cè)試應(yīng)用中使用虛擬儀器技術(shù)已成為主流。絕大多數(shù)測(cè)試行業(yè)已接受虛擬儀器技術(shù)的概念,或者傾向于采用虛擬儀器技術(shù)。例如,具有代表性的美國(guó)軍方雖然不是技術(shù)趨勢(shì)的領(lǐng)導(dǎo)者,但也在廣泛地使用虛擬儀器技術(shù)
中間總線結(jié)構(gòu)的局限性
R-D算法是SAR成像中應(yīng)用最廣的一種算法,因其具有原理直觀、實(shí)現(xiàn)方便等優(yōu)點(diǎn)在實(shí)際中有廣泛的應(yīng)用。R-D算法的基本特點(diǎn)是運(yùn)動(dòng)補(bǔ)償、參數(shù)估計(jì)比較靈活,距離向處理和方位向處理分開(kāi),運(yùn)算既是并發(fā)的、又是流水的,同時(shí)他
基于PCI Express總線的R-D算法實(shí)時(shí)成像系統(tǒng)設(shè)計(jì)
嵌入式實(shí)時(shí)多任務(wù)軟件的軟總線結(jié)構(gòu)設(shè)計(jì)
嵌入式實(shí)時(shí)多任務(wù)軟件的軟總線結(jié)構(gòu)設(shè)計(jì)
嵌入式實(shí)時(shí)多任務(wù)軟件的軟總線結(jié)構(gòu)設(shè)計(jì)
嵌入式實(shí)時(shí)多任務(wù)軟件的軟總線結(jié)構(gòu)設(shè)計(jì)
基于復(fù)用的SOC測(cè)試技術(shù)
使用SET2DIL(單端到差分插入損耗)算法來(lái)驗(yàn)證印刷電路板(PCB)上高速差分傳輸線的性能。R&S ZNB高性能矢量網(wǎng)絡(luò)分析儀提供極高的動(dòng)態(tài)范圍和測(cè)試精度,極短的掃描時(shí)間和簡(jiǎn)便的操作。同時(shí),R&S ZNB提高了時(shí)域測(cè)試性能
全閉環(huán)脈沖同步高速總線片材機(jī)控制方案
高帶寬嵌入式應(yīng)用中的可編程的總線帶寬分配方案
設(shè)計(jì)合理的高速總線測(cè)試方法
1. 概述 MM58167B作為總線型微處理系統(tǒng)中的實(shí)時(shí)時(shí)鐘源,其內(nèi)部包括一個(gè)可尋址的實(shí)時(shí)計(jì)數(shù)器、56 bit片內(nèi)RAM和兩個(gè)輸出中斷,而且POWER DOWN引腳的有效信號(hào)可使芯片進(jìn)入省電工作模式。該芯片的時(shí)間基準(zhǔn)是一個(gè)32.768
SP2704媒體與基帶處理器是LSI第三代基于StarCore DSP的多核DSP和RISC CPU平臺(tái)。該款最新推出的處理器旨在滿足下一代無(wú)線、有線以及企業(yè)基礎(chǔ)設(shè)施等各種應(yīng)用對(duì)高通道密度、優(yōu)化成本和低功耗的要求。 這種異構(gòu)計(jì)算平臺(tái)
基帶處理器SP2704設(shè)計(jì)應(yīng)用
摘要 通過(guò)對(duì)當(dāng)前加速度計(jì)測(cè)試工序多、操作復(fù)雜、易引起誤操作的現(xiàn)狀分析,為能更好地標(biāo)定石英撓性加速度計(jì)性能參數(shù),設(shè)計(jì)了基于GPIB總線技術(shù)的加速度計(jì)測(cè)試系統(tǒng),確定了系統(tǒng)的硬件組成。同時(shí)針對(duì)石英撓性加速度計(jì)反饋
摘要:本文介紹了專(zhuān)為嵌入式系統(tǒng)設(shè)計(jì)的VK32系列新型多總線接口通用異步串行收發(fā)接器(UART)器件的原理以及在稅控POS、遠(yuǎn)程自動(dòng)抄表系統(tǒng)、嵌入式車(chē)載信息平臺(tái)和串口服務(wù)器中的應(yīng)用技術(shù)。UART產(chǎn)生于上個(gè)世紀(jì)70年代,是第
新型多總線在嵌入式系統(tǒng)設(shè)計(jì)中的應(yīng)用