用于在更遠(yuǎn)距離對(duì)日益增長的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來自各行業(yè)的工程師們組成了各種委員會(huì)和標(biāo)準(zhǔn)機(jī)構(gòu),根據(jù)其開發(fā)標(biāo)準(zhǔn)的目標(biāo)(數(shù)據(jù)吞吐量和通信距離)確定抖
1簡介 抖動(dòng)是實(shí)際信號(hào)的一組邊沿與理想信號(hào)之間的偏差(兔子:說白了,抖動(dòng)就是實(shí)際情況和理想情況不一樣,差別越大抖動(dòng)越大)。時(shí)鐘信號(hào)的抖動(dòng)通常由系統(tǒng)中的噪聲或其他干擾因素引起。影響因素包括熱噪
21ic訊 – IDT公司今天發(fā)布全新抖動(dòng)衰減器和頻率合成器產(chǎn)品,這些新器件能夠提供超高性能,可滿足具有最嚴(yán)格相位噪聲需求的應(yīng)用場景,包括JESD204B標(biāo)準(zhǔn)兼容的RF時(shí)序。8V19N407 和 8V19N408支持高達(dá)3 GHz的輸出
21ic訊 Analog Devices, Inc.,全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最近推出一款高性能時(shí)鐘抖動(dòng)衰減器HMC7044,其支持JESD204B串行接口標(biāo)準(zhǔn),適用于連接基站設(shè)計(jì)中
在高雜波環(huán)境下工作的雷達(dá)系統(tǒng)要求大的瞬時(shí)動(dòng)態(tài)范圍,才能實(shí)現(xiàn)對(duì)弱目標(biāo)信號(hào)的錄取,迫切需要設(shè)計(jì)實(shí)現(xiàn)高動(dòng)態(tài)范圍的高速數(shù)據(jù)采集系統(tǒng)。鑒于此,本文在研究了ADC芯片選型、時(shí)鐘設(shè)計(jì)和前端電路設(shè)計(jì)對(duì)數(shù)據(jù)采集系統(tǒng)動(dòng)態(tài)范圍的影響,提出了基于AD9650的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。經(jīng)論證該設(shè)計(jì)方案實(shí)現(xiàn)了一個(gè)16 b,65 MSPS的高速數(shù)據(jù)采集系統(tǒng),用于實(shí)現(xiàn)對(duì)高雜波環(huán)境下雷達(dá)回波信號(hào)的采集。
時(shí)鐘是高速數(shù)據(jù)轉(zhuǎn)換器、衛(wèi)星數(shù)字調(diào)制解調(diào)等定時(shí)、觸發(fā)的基準(zhǔn),而因?yàn)樾盘?hào)源或晶振本身及外部隨機(jī)噪聲、抽樣間隔誤差波動(dòng)等引起的時(shí)鐘抖動(dòng)則成為影響通信系統(tǒng)中精度和信號(hào)質(zhì)量的關(guān)鍵因素。
您在使用一個(gè)高速模數(shù)轉(zhuǎn)換器 (ADC) 時(shí),總是期望性能能夠達(dá)到產(chǎn)品說明書載明的信噪比 (SNR) 值,這是很正常的事情。您在測試 ADC 的 SNR 時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器件到轉(zhuǎn)換器的時(shí)鐘輸入引腳,并施加一個(gè)適度
由于數(shù)據(jù)率的提升,對(duì)時(shí)鐘抖動(dòng)分析的需求也隨之水漲船高。在高速串行數(shù)據(jù)鏈接中,時(shí)鐘抖動(dòng)會(huì)影響發(fā)射器、傳輸線路、及接收器中的數(shù)據(jù)抖動(dòng)。時(shí)鐘質(zhì)量保證的測量也在發(fā)展。其強(qiáng)調(diào)的是,就位錯(cuò)誤率而言,建立時(shí)鐘效能與
由于數(shù)據(jù)率的提升,對(duì)時(shí)鐘抖動(dòng)分析的需求也隨之水漲船高。在高速串行數(shù)據(jù)鏈接中,時(shí)鐘抖動(dòng)會(huì)影響發(fā)射器、傳輸線路、及接收器中的數(shù)據(jù)抖動(dòng)。時(shí)鐘質(zhì)量保證的測量也在發(fā)展。其強(qiáng)調(diào)的是,就位錯(cuò)誤率而言,建立時(shí)鐘效能與
ADC 設(shè)計(jì)的最新進(jìn)展極大地?cái)U(kuò)展了可用輸入范圍,這樣系統(tǒng)設(shè)計(jì)人員便可以去掉至少一個(gè)中間頻率級(jí),從而降低成本和功耗。在欠采樣接收機(jī)設(shè)計(jì)中必須要特別注意采樣時(shí)鐘,因?yàn)樵谝恍└咻斎腩l率下時(shí)鐘抖動(dòng)會(huì)成為限制信噪比
引言本系列文章共三個(gè)部分,第 1 部分重點(diǎn)介紹了如何準(zhǔn)確地估算某個(gè)時(shí)鐘源的抖動(dòng),并將其與 ADC 的孔徑抖動(dòng)組合。在本文即第 2 部分中,這種組合抖動(dòng)將用于計(jì)算 ADC 的信噪比 (SNR),之后將其與實(shí)際測量情況進(jìn)行比較
新型的高速 ADC 都具備高模擬輸入帶寬(約為最大采樣頻率的 3 到 6 倍),因此它們可以用于許多欠采樣應(yīng)用中。ADC 設(shè)計(jì)的最新進(jìn)展極大地?cái)U(kuò)展了可用輸入范圍,這樣系統(tǒng)設(shè)計(jì)人員便可以去掉至少一個(gè)中間頻率級(jí),從而降低
ADC是現(xiàn)代數(shù)字解調(diào)器和軟件無線電接收機(jī)中連接模擬信號(hào)處理部分和數(shù)字信號(hào)處理部分的橋梁,其性能在很大程度上決定了接收機(jī)的整體性能。在A/D轉(zhuǎn)換過程中引入的噪聲來源較多,主要包括熱噪聲、ADC電源的紋波、參考電平
ADC是現(xiàn)代數(shù)字解調(diào)器和軟件無線電接收機(jī)中連接模擬信號(hào)處理部分和數(shù)字信號(hào)處理部分的橋梁,其性能在很大程度上決定了接收機(jī)的整體性能。在A/D轉(zhuǎn)換過程中引入的噪聲來源較多,主要包括熱噪聲、ADC電源的紋波、參考電平
本文介紹時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響。我們將重點(diǎn)介紹抖動(dòng)預(yù)算基礎(chǔ)。
本文介紹時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響。我們將重點(diǎn)介紹抖動(dòng)預(yù)算基礎(chǔ)。 用于在更遠(yuǎn)距離對(duì)日益增長的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來自各行業(yè)的工程師們組成了各種委員會(huì)和標(biāo)準(zhǔn)機(jī)構(gòu),根據(jù)其開發(fā)標(biāo)準(zhǔn)的目標(biāo)
用于在更遠(yuǎn)距離對(duì)日益增長的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來自各行業(yè)的工程師們組成了各種委員會(huì)和標(biāo)準(zhǔn)機(jī)構(gòu),根據(jù)其開發(fā)標(biāo)準(zhǔn)的目標(biāo)(數(shù)據(jù)吞吐量和通信距離)確定抖動(dòng)預(yù)算;同時(shí)還要考慮到組成通信鏈路的模塊
簡析信號(hào)鏈基礎(chǔ)的時(shí)鐘抖動(dòng)問題
本文提出了一個(gè)基于復(fù)數(shù)濾波器的四階連續(xù)時(shí)間帶通ΣΔ調(diào)制器電路,非常適用于低中頻架構(gòu)。
21ic訊 美國國家半導(dǎo)體公司(NS)宣布推出一系列全新的時(shí)鐘抖動(dòng)濾除器,該系列產(chǎn)品擁有業(yè)界最低的相位噪聲和均方根抖動(dòng)性能:在12kHz與20MHz之間的均方根抖動(dòng)只有111飛秒(fs);若輸出頻率為184MHz,鎖相環(huán)的寬帶噪