在ARM微處理器中移入嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II,使系統(tǒng)的穩(wěn)定性、實(shí)時(shí)性得到保證,實(shí)時(shí)操作系統(tǒng)將應(yīng)用分解成多任務(wù),簡化了應(yīng)用系統(tǒng)軟件的設(shè)計(jì);采用CPLD器件集成了電路的全部控制功能,擺脫了單純用由微控制器為核心的數(shù)據(jù)采集系統(tǒng)時(shí)的速度瓶頸,極大提高了數(shù)據(jù)采集速度。整個(gè)系統(tǒng)具有速度高、實(shí)時(shí)性好、抗干擾能力強(qiáng)、性價(jià)比高等特點(diǎn)。
文介紹了一種應(yīng)用于高速數(shù)據(jù)采集的數(shù)字系統(tǒng),該系統(tǒng)由高速模數(shù)轉(zhuǎn)換器FPGA,SDRAM(synchronous dynamicrandomaecess mereory)組成。該系統(tǒng)獨(dú)立于處理器之外,給處理器預(yù)留了總線接口。任何的處理器只要把總線接口連接到此系統(tǒng)上,均可操作。與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比,減少了處理器的控制,而且處理器的處理速度已不再影響系統(tǒng)的性能,提高了速度和效率,具有通用性。本文對高速模數(shù)轉(zhuǎn)換器與FPGA的接口實(shí)現(xiàn)做了詳細(xì)的描述,對如何把模數(shù)轉(zhuǎn)換器的數(shù)據(jù)流進(jìn)行緩沖做了介紹。并對如何在FPGA中構(gòu)建SOPC(systerm on programmable chip)系統(tǒng)以及如何利用SOPC實(shí)現(xiàn)SDRAM的控制與存儲(chǔ)進(jìn)行了說明。經(jīng)測試,本系統(tǒng)的數(shù)據(jù)采集的實(shí)時(shí)速度最高可達(dá)到250 MB/s,適用于大部分的高速數(shù)據(jù)采集場合。
采用FPGA的高速數(shù)據(jù)采集系統(tǒng)
摘要:隨著雷達(dá)、通信、遙測、遙感等技術(shù)應(yīng)用領(lǐng)域的不斷擴(kuò)展,人們對數(shù)據(jù)采集系統(tǒng)的采集精度、采集速度、存儲(chǔ)量等 都提出了更高的要求。針對當(dāng)前數(shù)據(jù)采集系統(tǒng)的缺點(diǎn),提出了基于ARM9的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。詳細(xì)論述
摘 要:為了用單片機(jī)實(shí)現(xiàn)對變化速度極快、變化過程極短的高速瞬態(tài)行波信號進(jìn)行采樣,研究了一種以DS80C320單片機(jī)為控制器。結(jié)合適當(dāng)?shù)耐鈬娐泛秃侠淼目刂七壿嫎?gòu)成的高速同步數(shù)據(jù)采集系統(tǒng)。闡述了快速尋址的方
直接存儲(chǔ)器存取方式不僅具有高速度、高效率的特點(diǎn),而且CPU資源占用少,因此在需要高速、批量交換數(shù)據(jù)的場合得到了廣泛的應(yīng)用。在DOS下編寫DMA控制程序并不難,但要編制出精美實(shí)用的界面則是一件非常繁瑣的工作,而且效果
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
基于FPGA的多片RAM實(shí)現(xiàn)高速數(shù)據(jù)的存儲(chǔ)和傳輸?shù)姆桨?,并?yīng)用于1GS/s數(shù)據(jù)采集系統(tǒng)中.可以保證采集數(shù)據(jù)的可靠穩(wěn)定存儲(chǔ).
介紹了一種基于USB接口的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。該系統(tǒng)采用AVR單片機(jī)ATmegal28作為主控制器,通過基于CH375的USB接口實(shí)現(xiàn)數(shù)據(jù)傳輸。
醫(yī)學(xué)超聲成像是利用超聲波通過人體各組織時(shí)所反映的聲學(xué)特征的差異來區(qū)分不同組織,并以圖像的形式顯示出臟器的界面和組織內(nèi)部的細(xì)微結(jié)構(gòu)。
醫(yī)學(xué)超聲成像是利用超聲波通過人體各組織時(shí)所反映的聲學(xué)特征的差異來區(qū)分不同組織,并以圖像的形式顯示出臟器的界面和組織內(nèi)部的細(xì)微結(jié)構(gòu)。