MAX1226/MAX1228/MAX1230是串行12位模數(shù)轉(zhuǎn)換器(ADC),內(nèi)置基準和溫度傳感器。這些器件具有片內(nèi)FIFO、掃描模式、內(nèi)部時鐘模式,內(nèi)部平均和AutoShutdown™等特性。采用外部時鐘,其最高采樣速率可達300ksps。MAX1
可以用帶有 ADC 的微控制器設計一個雙線加接地組成的鍵盤接口。例如,可以用一個電阻分壓器判定一個按下的鍵(參考文獻 1)。微控制器的整合 ADC,其輸入電阻一般在數(shù)百千歐量級,為了有足夠的精度,鍵盤分壓器應該具
節(jié)能的雙線、4×4按鍵鍵盤接口
Maxim 高速ADC MAX12559 MAX2055 MAX2027 緩沖器現(xiàn)代通信系統(tǒng)創(chuàng)新設計主要表現(xiàn)在直接變頻和高中頻架構(gòu),全數(shù)字接收機的設計目標要求模數(shù)轉(zhuǎn)換器(ADC)以更高的采樣率提供更高的分辨率(擴大系統(tǒng)的動態(tài)范圍)。在新興的3G
ADC 雙積分式1.轉(zhuǎn)換方式V-T型間接轉(zhuǎn)換ADC。2. 電路結(jié)構(gòu)圖11.11.1是這種轉(zhuǎn)換器的原理電路,它由積分器(由集成運放A組成)、過零比較器(C)、時鐘脈沖控制門(G)和計數(shù)器(FF0~FFn)等幾部分組成。 圖11.11.1 雙積分A/D轉(zhuǎn)
ADC 并行比較型1.轉(zhuǎn)換方式直接轉(zhuǎn)換ADC。2.電路結(jié)構(gòu)3位并行比較型A/D轉(zhuǎn)換器原理電路如圖11.9.1所示。它由電阻分壓器、電壓比較器、寄存器及編碼器組成。 圖11.9.1 3位并行A/D轉(zhuǎn)換器3.工作原理圖中的8個電阻將參考電
ADC 逐次比較型1.轉(zhuǎn)換方式直接轉(zhuǎn)換ADC2.電路結(jié)構(gòu)逐次逼近ADC包括n位逐次比較型A/D轉(zhuǎn)換器如圖11.10.1所示。它由控制邏輯電路、時序產(chǎn)生器、移位寄存器、D/A轉(zhuǎn)換器及電壓比較器組成。 圖11.10.1逐次比較型A/D轉(zhuǎn)換器框
問:我想向你請教有關失調(diào)與增益調(diào)整問題。答:一般不用調(diào)整,除非你必須調(diào)整。有兩種方法供選擇:(1)使用好用的設備、 元器件和不需調(diào)整便能滿足要求的電路;(2)利用數(shù)字技術(shù),對應用系統(tǒng)進行軟件調(diào)整修正 。當你考
問:我已看過你們的“產(chǎn)品說明”(data sheets)和“應用筆記”(appl ication notes),也參加過你們的技術(shù)講座,但有關如何處理ADC中模擬地和數(shù)字地的引腳 我仍有點兒糊涂。產(chǎn)品說明書中通常要求把
IC的噪聲有兩種類型:一種是外部噪聲,來源于IC外部;另一種是內(nèi)部噪聲,來源于器件本身。 外部噪聲 一些工程師認為外部噪聲不應該被稱為噪聲,因為它不是隨機產(chǎn)生的,使用“干擾”一詞也許更恰當。
失調(diào)與增益調(diào)整問題分析
這種設計方案針對低檔八管腳flash存儲的8位微處理器,例如Freescale的MC68HC908QT4A,但是它也同樣適用于任何一款擁有ADC模塊的8位微處理器。在芯片內(nèi),ADC轉(zhuǎn)換輸入的模擬電壓成數(shù)字信號格式。數(shù)字信號格式為8位的十
作為一個模擬世界的后裔,我經(jīng)??梢栽谧呃壬下牭叫┰u論,關于數(shù)字設計師多么不理解模擬問題。數(shù)字設計師們也毫不留情地批評模擬集成電路設計師。這兩個陣營涇渭分明,除非參與者們打破界限,一起進入混合信號領域
找出微處理器ADC電壓的十六進制編碼值
作為一個模擬世界的后裔,我經(jīng)??梢栽谧呃壬下牭叫┰u論,關于數(shù)字設計師多么不理解模擬問題。數(shù)字設計師們也毫不留情地批評模擬集成電路設計師。這兩個陣營涇渭分明,除非參與者們打破界限,一起進入混合信號領域
例1 利用驅(qū)動庫函數(shù)的8x過采樣代碼段1.a ADC配置-驅(qū)動庫函數(shù)// // 初始化ADC,使用定序器0對通道1進行8x過采樣// 定序器將被其中一個通用定時器觸發(fā)// ADCSequenceConfigure(ADC_BASE, 0, ADC_TRIGGER_TIMER, 0);
概述 Luminary Micro在Stellaris系列微控制器的部分產(chǎn)品中提供了模數(shù)轉(zhuǎn)換器(ADC)模塊。ADC的硬件分辨率為10位,但由于噪音和其它使精度變
便攜式無線接收機的主要挑戰(zhàn)是在降低功耗的同時,使其動態(tài)范圍最大化。帶有一對時間連續(xù),低通模數(shù)轉(zhuǎn)換器(ADC)的直接變頻接收機的功耗很低,但是它也容易造成諸如正交性不很好、DC偏移和低頻失真等問題,從而限制了
所有類型的傳感器在過去幾年中都有了很大發(fā)展,而且與之前的產(chǎn)品相比,更加精確也更穩(wěn)定。有的時候,這些傳感器使用起來并不簡單。面向這些傳感器的調(diào)節(jié)電路設計師,經(jīng)常發(fā)現(xiàn)此類電路的開發(fā)多少有些令人頭疼。然而,
例1 利用驅(qū)動庫函數(shù)的8x過采樣代碼段1.a ADC配置-驅(qū)動庫函數(shù)// // 初始化ADC,使用定序器0對通道1進行8x過采樣// 定序器將被其中一個通用定時器觸發(fā)// ADCSequenceConfigure(ADC_BASE, 0, ADC_TRIGGER_TIMER, 0);