ADC

我要報(bào)錯(cuò)
ADC,Analog-to-Digital Converter的縮寫,指模/數(shù)轉(zhuǎn)換器或者模數(shù)轉(zhuǎn)換器。是指將連續(xù)變化的模擬信號(hào)轉(zhuǎn)換為離散的數(shù)字信號(hào)的器件。真實(shí)世界的模擬信號(hào),例如溫度、壓力、聲音或者圖像等,需要轉(zhuǎn)換成更容易儲(chǔ)存、處理和發(fā)射的數(shù)字形式。模/數(shù)轉(zhuǎn)換器可以實(shí)現(xiàn)這個(gè)功能,在各種不同的產(chǎn)品中都可以找到它的身影。與之相對(duì)應(yīng)的DAC,Digital-to-Analog Converter,它是ADC模數(shù)轉(zhuǎn)換的逆向過(guò)程。ADC最早用于對(duì)無(wú)線信號(hào)向數(shù)字信號(hào)轉(zhuǎn)換。如電視信號(hào),長(zhǎng)短播電臺(tái)發(fā)接收等。
  • 高性能運(yùn)算放大器與ADC的接口設(shè)計(jì)

    用來(lái)驅(qū)動(dòng)高分辨率模數(shù)轉(zhuǎn)換器(ADC)的信號(hào)源具有數(shù)百歐姆或更大的高頻交流負(fù)載和直流負(fù)載。因此,具有數(shù)兆歐姆高輸入阻抗以及低輸出阻抗的高性能運(yùn)算放大器是輸入ADC驅(qū)動(dòng)器的理想選擇。ADC驅(qū)動(dòng)器被用作緩沖器和低通濾波器以降低整體系統(tǒng)噪聲。利用這三種不同驅(qū)動(dòng)架構(gòu)中的其中一種,來(lái)設(shè)計(jì)高性能運(yùn)算放大器與ADC的接口,你就能夠提升系統(tǒng)性能。

  • 關(guān)于模擬數(shù)據(jù)采集的設(shè)計(jì)權(quán)衡的分析與研究

    模擬采集部分是所有數(shù)據(jù)采集系統(tǒng)的核心。微處理器、數(shù)字信號(hào)處理器、存儲(chǔ)器、固件、軟件驅(qū)動(dòng)、操作系統(tǒng)和軟件應(yīng)用都可能構(gòu)成一個(gè)系統(tǒng)的大腦,但它們實(shí)際上還是模擬電路。要針對(duì)某種應(yīng)用建立一個(gè)有必要的速度、分辨率

  • 一種用于高速ADC的采樣保持電路的設(shè)計(jì)

    設(shè)計(jì)了一個(gè)用于流水線模數(shù)轉(zhuǎn)換器(pipelined ADC)前端的采樣保持電路。該電路采用電容翻轉(zhuǎn)型結(jié)構(gòu),并設(shè)計(jì)了一個(gè)增益達(dá)到100 dB,單位增益帶寬為1 GHz的全差分增益自舉跨導(dǎo)運(yùn)算放大器

  • 電容誤差平均技術(shù)在流水線ADC中的應(yīng)用

    隨著流水線ADC精度的不斷提高,其轉(zhuǎn)換器性能受到各種電路非線性的嚴(yán)重影響。電容失配是引起非線性的一種主要因素。實(shí)踐表明,電容誤差平均技術(shù)是消除失配誤差的一種有效途徑。介紹幾種重要的電容誤差平均方法的原理和工作方式,并指出各自存在的優(yōu)缺點(diǎn)。最后對(duì)誤差校準(zhǔn)技術(shù)的發(fā)展趨勢(shì)進(jìn)行分析與展望。

    模擬
    2009-05-14
    電容 CE VI ADC
  • Linear推出一對(duì) 16 位增量累加 ADC

    凌力爾特公司 (Linear Technology Corporation) 推出一對(duì) 16 位增量累加 ADC LTC2460 和 LTC2462,這兩款器件都在纖巧 3mm x 3mm DFN 封裝中集成了一個(gè)精確基準(zhǔn)。該集成的基準(zhǔn) (典型值為 2ppm/ºC,最大值為 10p

    模擬
    2009-05-13
    Linear MIDDOT LTC ADC
  • ADI全新ADC在功耗方面取得突破性進(jìn)展

    隨著人類對(duì)數(shù)字生活的依賴日益加深,模擬器件的生存空間愈見(jiàn)興旺。歸根結(jié)底都是來(lái)源于對(duì)真實(shí)感官世界的需求。無(wú)論是通信的需求、醫(yī)療診斷的需求、還是數(shù)字娛樂(lè)的需求,人類對(duì)視聽的真實(shí)性要求越來(lái)越高,連接模擬與數(shù)

    模擬
    2009-05-06
    雙通道 ADI PS ADC
  • 18款低功耗ADC(ADI)

    Analog Devices, Inc.最新推出18款分辨率為10至16位的高功效模數(shù)轉(zhuǎn)換器(ADC)。ADI的這些新型ADC針對(duì)低功耗通信、工業(yè)、便攜式電子產(chǎn)品和儀器儀表設(shè)備而設(shè)計(jì),與許多同類競(jìng)爭(zhēng)ADC相比,功耗降低了60%,但仍具備一流的

  • 基于FPGA和高精度ADC的組合導(dǎo)航系統(tǒng)設(shè)計(jì)

    INS/GPS組合導(dǎo)航系統(tǒng)在軍事領(lǐng)域和民用方面的運(yùn)動(dòng)載體中得到了廣泛應(yīng)用。INS是組合導(dǎo)航系統(tǒng)中的核心部分,涉及多個(gè)陀螺儀、多個(gè)加速度計(jì)和溫度傳感器等眾多傳感器數(shù)據(jù)的采集與處理,同時(shí)對(duì)系統(tǒng)運(yùn)算的實(shí)時(shí)性要求也很高。對(duì)于導(dǎo)航計(jì)算機(jī)系統(tǒng)的研究,許多學(xué)者做了大量有益的工作。傳感器數(shù)據(jù)采集現(xiàn)有方案大多采用一片多路△-∑結(jié)構(gòu)的AD芯片采集6路慣性器件信號(hào),這就造成6路信號(hào)的數(shù)據(jù)采集不能同時(shí)進(jìn)行,在高動(dòng)態(tài)下導(dǎo)致組合導(dǎo)航系統(tǒng)導(dǎo)航精度的下降。本文以TI公司生產(chǎn)的AD變換器AD1274和Altera公司生產(chǎn)的FPGA EPlS30位主選芯片,闡述了組合導(dǎo)航系統(tǒng)的實(shí)現(xiàn)方法。

  • 基于FPGA和高精度ADC的組合導(dǎo)航系統(tǒng)設(shè)計(jì)

    INS/GPS組合導(dǎo)航系統(tǒng)在軍事領(lǐng)域和民用方面的運(yùn)動(dòng)載體中得到了廣泛應(yīng)用。INS是組合導(dǎo)航系統(tǒng)中的核心部分,涉及多個(gè)陀螺儀、多個(gè)加速度計(jì)和溫度傳感器等眾多傳感器數(shù)據(jù)的采集與處理,同時(shí)對(duì)系統(tǒng)運(yùn)算的實(shí)時(shí)性要求也很高。對(duì)于導(dǎo)航計(jì)算機(jī)系統(tǒng)的研究,許多學(xué)者做了大量有益的工作。傳感器數(shù)據(jù)采集現(xiàn)有方案大多采用一片多路△-∑結(jié)構(gòu)的AD芯片采集6路慣性器件信號(hào),這就造成6路信號(hào)的數(shù)據(jù)采集不能同時(shí)進(jìn)行,在高動(dòng)態(tài)下導(dǎo)致組合導(dǎo)航系統(tǒng)導(dǎo)航精度的下降。本文以TI公司生產(chǎn)的AD變換器AD1274和Altera公司生產(chǎn)的FPGA EPl

  • 功耗僅為15.5mW的16位IMSPS模數(shù)轉(zhuǎn)換器

      今年年初TI推出的兩款模數(shù)轉(zhuǎn)換器(ADC) ADS8329和ADS8330向世人展現(xiàn)了一個(gè)低功耗、高速和高性能的獨(dú)特組合。該組合使其成為諸多應(yīng)用的理想選擇,例如:通信、醫(yī)療儀器、自動(dòng)測(cè)試設(shè)備、數(shù)據(jù)采集系統(tǒng)或工業(yè)過(guò)程控制

  • ADS62C17高速ADC可將TD-SCDMA基站的組件數(shù)與成本銳降1/3

    為了滿足3G/4G通信終端(TD-SCDMA、WiMAX和LTE)、基站、中繼器以及軟件無(wú)線電系統(tǒng)應(yīng)用高達(dá)40MHz信號(hào)帶寬的嚴(yán)苛應(yīng)用要求,如要求使用30MHz帶寬的多模系統(tǒng)能夠以140 MHz的高中頻實(shí)現(xiàn)78.4dBFS SNR與85dBc的無(wú)雜散動(dòng)態(tài)范

  • 用于高速ADC的低抖動(dòng)時(shí)鐘穩(wěn)定電路

    介紹了一種用于高速ADC的低抖動(dòng)時(shí)鐘穩(wěn)定電路。這個(gè)電路由延遲鎖相環(huán)(DLL)來(lái)實(shí)現(xiàn)。這個(gè)DLL有兩個(gè)功能:一是通過(guò)把一個(gè)時(shí)鐘沿固定精確延遲半個(gè)周期,再與另一個(gè)沿組成一個(gè)新的時(shí)鐘來(lái)調(diào)節(jié)時(shí)鐘占空比到50%左右;二是調(diào)節(jié)時(shí)鐘抖動(dòng)。該電路采用0.35μm CMOS工藝,在Cadence Spectre環(huán)境下進(jìn)行仿真驗(yàn)證,對(duì)一個(gè)8 bit、250 Msps采樣率的ADC,常溫下得到的時(shí)鐘抖動(dòng)小于0.25 ps rms(典型的均方根)。

  • ∑-△ADC的降采樣濾波器的設(shè)計(jì)與實(shí)現(xiàn)

    介紹了一種帶寬150 kHz、16 bit的∑-△模數(shù)轉(zhuǎn)換器中的降采樣低通濾波器的設(shè)計(jì)和實(shí) 現(xiàn)。系統(tǒng)采用Sharpened CIC(cascaded integrator-comb)和ISOP(interpolated second-order polynomials)頻率補(bǔ)償技術(shù)對(duì)通帶的下降進(jìn)行補(bǔ)償,最后級(jí)聯(lián)三個(gè)半帶濾波器輸出。芯片采用SMIC O.18μmCMOS工藝實(shí)現(xiàn),系統(tǒng)仿真和芯片測(cè)試結(jié)果表明,性能滿足設(shè)計(jì)指標(biāo)要求。與傳統(tǒng)音頻領(lǐng)域的∑-△ADC應(yīng)用相比,該設(shè)計(jì)在很大程度上拓展了處理帶寬,提高了處理精度,并且便于集成在SOC芯片中,主要應(yīng)用于醫(yī)療儀器、移動(dòng)通信、過(guò)程控制和PDA(personal digital assistants)等領(lǐng)域。

  • Intersil公司:鞏固戰(zhàn)線,擴(kuò)大戰(zhàn)果

    在經(jīng)濟(jì)危機(jī)來(lái)臨的時(shí)候,手握大量現(xiàn)金的公司就是最幸福的。對(duì)于IC公司尤為如此,因?yàn)楹芏嗥綍r(shí)高不可攀的公司都變得質(zhì)優(yōu)價(jià)廉。通過(guò)一兩次成功的并購(gòu),就可彌補(bǔ)公司在技術(shù)和服務(wù)方面的不足,并打開通往未來(lái)市場(chǎng)的大門。

  • 快速響應(yīng)FSK控制環(huán)路系統(tǒng)的模擬前端

    本文給出了快速響應(yīng)FSK控制環(huán)路模擬前端的詳細(xì)設(shè)計(jì)方案。用兩片MAX176 ADC分別量化兩個(gè)輸入通道并控制FSK調(diào)制器的PLL。這一獨(dú)特、簡(jiǎn)單的結(jié)構(gòu)將電路尺寸和環(huán)路延遲時(shí)間降至最小,從而得到一個(gè)簡(jiǎn)單的FSK調(diào)制器。文中介紹了部份經(jīng)過(guò)測(cè)試的基本控制回路。

  • 數(shù)據(jù)采集系統(tǒng)電路(ADC0840)

    數(shù)據(jù)采集系統(tǒng)電路(ADC0840)

  • 讓超聲成像質(zhì)量更高些、功耗更低些

    超聲平臺(tái)的成像質(zhì)量與系統(tǒng)功耗,向來(lái)是此消彼長(zhǎng)的“零和游戲”,對(duì)于便攜設(shè)備尤甚。早在2007年4月,ADI推出了全球第一款集成八通道的芯片——AD9271,但一年半過(guò)去了,對(duì)于一些比較高端的應(yīng)用,該芯片似乎在功耗上顯