數(shù)字濾波器在數(shù)字信號(hào)處理的各種應(yīng)用中發(fā)揮著十分重要的作用,他是通過(guò)對(duì)采樣數(shù)據(jù)信號(hào)進(jìn)行數(shù)學(xué)運(yùn)算處理來(lái)達(dá)到頻域?yàn)V波的目的。數(shù)字濾波器既可以是有限長(zhǎng)單脈沖響應(yīng)(FIR)濾波器也可以是無(wú)限長(zhǎng)單脈沖響應(yīng)(IIR)濾波器。在維納濾波器理論發(fā)明的早期,人們使用IIR濾波器,但現(xiàn)在更多是使用FIR濾波器。本文按照Matlab/Simulink/DSP Builder/QuartusⅡ流程,設(shè)計(jì)一個(gè)FIR濾波器。Altera DSP Builder是連接Simulink和QuartusⅡ開(kāi)發(fā)軟件的DSP開(kāi)發(fā)工具。在DSP
仿真是所有系統(tǒng)成功開(kāi)發(fā)的基礎(chǔ)。通過(guò)在不同條件、參數(shù)值和輸入情況下對(duì)系統(tǒng)進(jìn)行高級(jí)行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問(wèn)題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問(wèn)題和編程問(wèn)題。通過(guò)在系統(tǒng)級(jí)工作,設(shè)計(jì)人員可以確定這一階段的問(wèn)題是來(lái)自設(shè)計(jì)缺陷,而不是編程問(wèn)題。此外,在信號(hào)處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯(cuò)誤診斷延遲”時(shí)間——從設(shè)計(jì)中出現(xiàn)錯(cuò)誤到發(fā)現(xiàn)錯(cuò)誤并分離錯(cuò)誤的時(shí)間。
仿真是所有系統(tǒng)成功開(kāi)發(fā)的基礎(chǔ)。通過(guò)在不同條件、參數(shù)值和輸入情況下對(duì)系統(tǒng)進(jìn)行高級(jí)行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問(wèn)題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問(wèn)題和編程問(wèn)題。通過(guò)在系統(tǒng)級(jí)工作,設(shè)計(jì)人員可以確定這一階段的問(wèn)題是來(lái)自設(shè)計(jì)缺陷,而不是編程問(wèn)題。此外,在信號(hào)處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯(cuò)誤診斷延遲”時(shí)間——從設(shè)計(jì)中出現(xiàn)錯(cuò)誤到發(fā)現(xiàn)錯(cuò)誤并分離錯(cuò)誤的時(shí)間。
將FPGA應(yīng)用在數(shù)字信號(hào)處理的主流技術(shù)DSP中是Altera推廣的重要應(yīng)用之一,本文依據(jù)Altera提出的基于FPGA的DSP解決方案,按照面向系統(tǒng)級(jí)和算法級(jí)的硬件設(shè)計(jì)思路
靈活的工業(yè)以太網(wǎng)解決方案
將FPGA應(yīng)用在數(shù)字信號(hào)處理的主流技術(shù)DSP中是Altera推廣的重要應(yīng)用之一,本文依據(jù)Altera提出的基于FPGA的DSP解決方案,按照面向系統(tǒng)級(jí)和算法級(jí)的硬件設(shè)計(jì)思路
基于FPGA的基音檢測(cè)算法的設(shè)計(jì)與實(shí)現(xiàn)
本文給出了基于Altera DSP Builder平臺(tái)下VGA接口的系統(tǒng)級(jí)設(shè)計(jì)方法。該接口模塊可利用NiosⅡ進(jìn)行靈活地控制和配置。文中在CycloneⅡ DSP平臺(tái)上實(shí)現(xiàn)了該設(shè)計(jì)并驗(yàn)證了設(shè)計(jì)的有效性。
本文給出了基于Altera DSP Builder平臺(tái)下VGA接口的系統(tǒng)級(jí)設(shè)計(jì)方法。該接口模塊可利用NiosⅡ進(jìn)行靈活地控制和配置。文中在CycloneⅡ DSP平臺(tái)上實(shí)現(xiàn)了該設(shè)計(jì)并驗(yàn)證了設(shè)計(jì)的有效性。
基于DSP Builder的VGA接口設(shè)計(jì)