設(shè)計(jì)了基于直接數(shù)字頻率合成(DDS)的頻譜分析儀。它依據(jù)外差原理,實(shí)現(xiàn)頻率范圍為1~30 MHz的信號(hào)頻譜分析。通過采用DDS專用器件AD9851產(chǎn)生穩(wěn)定的掃頻信號(hào)。被測(cè)信號(hào)是經(jīng)AD835與本振信號(hào)混頻,再放大、濾波、檢波的信號(hào)。將被測(cè)信號(hào)與掃頻信號(hào)分別輸入示波器的X,Y端,即可獲得頻譜圖。此外,該儀器還具有識(shí)別調(diào)幅、調(diào)頻和等幅波信號(hào)及測(cè)定其中心頻率的功能。
通過對(duì)囀音信號(hào)進(jìn)行簡(jiǎn)化處理。將復(fù)雜的囀音信號(hào)轉(zhuǎn)換為簡(jiǎn)單的純音信號(hào)。在此基礎(chǔ)上,利用DDS技術(shù)對(duì)純音信號(hào)進(jìn)行數(shù)字化處理,并通過CVI強(qiáng)大的信號(hào)分析和處理函數(shù)得到單周期純音信號(hào)所對(duì)應(yīng)的離散幅值。同時(shí)設(shè)計(jì)了硬件電路。對(duì)構(gòu)造的囀音信號(hào)進(jìn)行輸出。此外,還提出了對(duì)該系統(tǒng)進(jìn)行拓展的可行性及優(yōu)化的著眼點(diǎn)。
為了滿足目前對(duì)數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。闡述了系統(tǒng)硬件實(shí)現(xiàn)方法,給出了相關(guān)的軟件設(shè)計(jì)例程。并對(duì)DDS AD9911各個(gè)控制寄存器的設(shè)置與時(shí)序進(jìn)行詳細(xì)說明,最后給出了實(shí)驗(yàn)結(jié)果。
提出了一種基于DDS(Direct Digital Synthesize)AD9850的頻率、相位、幅值均可調(diào)節(jié)的正弦信號(hào)發(fā)生器。該正弦信號(hào)發(fā)生器采用AT89S52單片機(jī)為控制器,D/A轉(zhuǎn)換器TLC5615與乘法器AD534相結(jié)合。實(shí)現(xiàn)輸出正弦信號(hào)幅值可控,采用AD8ll控制輸出正弦信號(hào)電壓幅值,產(chǎn)生50 H2~3 kHz頻段的正弦波,步進(jìn)頻率為50 Hz。該信號(hào)發(fā)生器可應(yīng)用在交變磁場(chǎng)測(cè)量?jī)x和試驗(yàn)儀器、工程設(shè)計(jì)的函數(shù)發(fā)生器中。
基于Matlab的DDS線性調(diào)頻信號(hào)的仿真應(yīng)用
在實(shí)時(shí)分布嵌入式應(yīng)用平臺(tái)上進(jìn)行設(shè)計(jì)與調(diào)試
混合仿真下DDS的改進(jìn)研究與實(shí)現(xiàn)
為了方便用戶準(zhǔn)確掌握手中運(yùn)放的各項(xiàng)參數(shù),本文提供了一種采用可編程DDS芯片和MCU的測(cè)量系統(tǒng),可自動(dòng)測(cè)量集成運(yùn)放的5項(xiàng)基本參數(shù)
本文以DDS(直接數(shù)字頻率合成)理論為基礎(chǔ),采用Altera公司推出的DSP Builder軟件工具,介紹了一種基于軟件無線電的可調(diào)中頻調(diào)制器的設(shè)計(jì)方法,使其在硬件平臺(tái)上通過撥碼開關(guān)控制實(shí)現(xiàn)FSK、PSK、ASK三種調(diào)制方式。
本文以DDS(直接數(shù)字頻率合成)理論為基礎(chǔ),采用Altera公司推出的DSP Builder軟件工具,介紹了一種基于軟件無線電的可調(diào)中頻調(diào)制器的設(shè)計(jì)方法,使其在硬件平臺(tái)上通過撥碼開關(guān)控制實(shí)現(xiàn)FSK、PSK、ASK三種調(diào)制方式。