引言 被動(dòng)型銣原子頻標(biāo)中,綜合器模塊完成以下功能: (1) 量子系統(tǒng)作為一個(gè)鑒頻器,基態(tài)87Rb原子0-0躍遷的中心頻率為6834.××××MHz,其中尾數(shù)部分××××頻率由綜
摘要 介紹了DDS的基本原理及雜散來(lái)源,分析了相位截?cái)嚯s散原因和普通相位擾動(dòng)原理,并在此基礎(chǔ)上提出一種改進(jìn)的二階相位擾動(dòng)方法。文中對(duì)該方法做了推導(dǎo)和論證。研究發(fā)現(xiàn),使用該方法對(duì)DDS雜散的抑制效果比普通相位擾
ISA總線實(shí)現(xiàn)多路同步DDS信號(hào)源設(shè)計(jì)
摘要:介紹了一種頻率合成技術(shù)的設(shè)計(jì)與實(shí)現(xiàn),基于DDS與PLL的技術(shù)產(chǎn)生高頻信號(hào)頻率。該頻率合成器由高性能DDS芯片AD9852與鎖相環(huán)芯片ADF4360-7構(gòu)成。該方案控制簡(jiǎn)單、編程靈活、可靠性高,且產(chǎn)生的信號(hào)具有輸出頻率高
基于DDS+PLL技術(shù)的頻率合成器的設(shè)計(jì)
摘要 針對(duì)某型磁性材料性能測(cè)試儀激勵(lì)恒流源的具體要求,采用了基于直接數(shù)字頻率合成技術(shù)的信號(hào)發(fā)生器設(shè)計(jì)方法,重點(diǎn)研究了由FPGA設(shè)計(jì)DDS信號(hào)發(fā)生器的系統(tǒng)設(shè)計(jì)原理、硬件構(gòu)成,以及在Quartus開(kāi)發(fā)環(huán)境下。采用硬件描述
1 引 言 多電平正交幅度調(diào)制MQAM(Multilevel QuadratureAmplitude Modulation)是一種振幅和相位相結(jié)合的高階調(diào)制方式,具有較高的頻帶利用率和較好的功率利用率。因?yàn)閱为?dú)使甩振幅和相位攜帶信息時(shí),不能最充分
1 引 言 多電平正交幅度調(diào)制MQAM(Multilevel QuadratureAmplitude Modulation)是一種振幅和相位相結(jié)合的高階調(diào)制方式,具有較高的頻帶利用率和較好的功率利用率。因?yàn)閱为?dú)使甩振幅和相位攜帶信息時(shí),不能最充分
摘要:在此基于DDS技術(shù)進(jìn)行任意波形發(fā)生器的研制。以單片機(jī)為控制核心,采用FPGA芯片EP1C3T144C8,通過(guò)使用相位累加器和波形ROM等模塊實(shí)現(xiàn)DDS功能,可產(chǎn)生正弦波、方波、三角渡與鋸齒波等常規(guī)波形,而且能夠產(chǎn)生任意
這是一個(gè)AVR DDS信號(hào)發(fā)生器V2.0新的實(shí)施,已經(jīng)在scienceprog.com出版。 很明顯,對(duì)于原原理圖和固件完全歸功于它的原創(chuàng)者。這里呈現(xiàn)的是一個(gè)不同的PCB,結(jié)構(gòu)緊湊,單只通孔,便于建筑構(gòu)件片面的。函數(shù)發(fā)生器有兩個(gè)BN
一種新的實(shí)現(xiàn)DDS的AVR信號(hào)發(fā)生器(原理圖和PCB圖)
摘要 選用了一種基于DSP與FPGA結(jié)構(gòu)的新型射頻掃頻儀的設(shè)計(jì)方案,重點(diǎn)討論了其掃頻信號(hào)源的設(shè)計(jì)。分析了頻率合成技術(shù)的發(fā)展趨勢(shì),介紹了PLL技術(shù)和DDS技術(shù)的原理,并在此基礎(chǔ)上給出了以PLL+DDS方式實(shí)現(xiàn)的掃頻信號(hào)源設(shè)計(jì)
一種新型掃頻儀的設(shè)計(jì)
直接數(shù)字頻率合成器設(shè)計(jì)方法
介紹了專(zhuān)用DDS芯片AD9854的特性和工作原理,敘述了利用該芯片設(shè)計(jì)高精度頻率信號(hào)發(fā)生器的簡(jiǎn)易方法,并給出了MCS51系列單片機(jī)與AD9854的硬件接口設(shè)計(jì)和軟件編程方法。關(guān)鍵詞:DDS,AD9854,信號(hào)發(fā)生器 高精度的頻率信
摘要:采用了直接數(shù)字頻率合成技術(shù)(DDS)和計(jì)算機(jī)控制技術(shù),選擇美國(guó)Analog Devices公司的高度集成DDS芯片AD9851和AT89S52單片機(jī)作為控制器件,設(shè)計(jì)了一種基于DDS的程控信號(hào)發(fā)生器。用C語(yǔ)言進(jìn)行了軟件應(yīng)用設(shè)計(jì)。實(shí)驗(yàn)結(jié)
介紹了專(zhuān)用DDS芯片AD9854的特性和工作原理,敘述了利用該芯片設(shè)計(jì)高精度頻率信號(hào)發(fā)生器的簡(jiǎn)易方法,并給出了MCS51系列單片機(jī)與AD9854的硬件接口設(shè)計(jì)和軟件編程方法。關(guān)鍵詞:DDS,AD9854,信號(hào)發(fā)生器 高精度的頻率信
摘要:采用了直接數(shù)字頻率合成技術(shù)(DDS)和計(jì)算機(jī)控制技術(shù),選擇美國(guó)Analog Devices公司的高度集成DDS芯片AD9851和AT89S52單片機(jī)作為控制器件,設(shè)計(jì)了一種基于DDS的程控信號(hào)發(fā)生器。用C語(yǔ)言進(jìn)行了軟件應(yīng)用設(shè)計(jì)。實(shí)驗(yàn)結(jié)
摘要:本文利用FPGA和DDS技術(shù)實(shí)現(xiàn)了高精度、高分辨率的三相PWM脈沖信號(hào),并通過(guò)AGC程控放大技術(shù)實(shí)現(xiàn)對(duì)PWM信號(hào)的功率可控。本設(shè)計(jì)具有控制靈活,輸出頻率穩(wěn)定和范圍寬等優(yōu)點(diǎn),具有廣闊的應(yīng)用價(jià)值。 關(guān)鍵詞:現(xiàn)場(chǎng)可
DDS 技術(shù)是近幾年來(lái)迅速發(fā)展的頻率合成技術(shù), 它采用全數(shù)字化的技術(shù), 具有集成度高、體積小、相對(duì)帶寬寬、頻率分辨率高、跳頻時(shí)間短、相位連續(xù)性好、可以寬帶正交輸出、可以外加調(diào)制的優(yōu)點(diǎn), 并方便與控制器接口構(gòu)