摘 要:選用Altera公司的可編程邏輯器件EPF10K10LC84-4作為硬件電路。依據(jù)EDA技術(shù)的設(shè)計(jì)思想,運(yùn)用VHDL硬件描述語(yǔ)言和Max+PlusⅡ軟件,針對(duì)數(shù)字頻率計(jì)的工作原理,對(duì)其各個(gè)部分進(jìn)行編程。該設(shè)計(jì)結(jié)構(gòu)清晰,避免了用原
摘 要:本文介紹了利用EDA技術(shù)設(shè)計(jì)出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過(guò)驗(yàn)證獲得了滿意的效果。 關(guān)鍵詞: 電子設(shè)計(jì)自動(dòng)化;知識(shí)產(chǎn)權(quán)核;設(shè)計(jì) 1. 引言EDA(Electronic De
該波形發(fā)生器以單片機(jī)(MCS8031)為中心控制單元,由鍵盤輸入模塊、數(shù)碼管顯示模塊、D/A波形發(fā)生模塊、幅值調(diào)整模塊組成。采用DDFS技術(shù),先將要求的波形數(shù)據(jù)存儲(chǔ)于EEPROM中,這樣可以保證掉電以后波形數(shù)據(jù)不丟失。
1 引言 隨著計(jì)算機(jī)技術(shù)的迅速發(fā)展,計(jì)算機(jī)系統(tǒng)中使用的硬件部件基本上都采用大規(guī)模和超大規(guī)模集成電路,這些電路的設(shè)計(jì)、驗(yàn)證和測(cè)試必須使用先進(jìn)的工具軟件,使硬件設(shè)計(jì)逐漸趨于軟件化,加快硬件設(shè)計(jì)和調(diào)試的速度
1 引言 隨著計(jì)算機(jī)技術(shù)的迅速發(fā)展,計(jì)算機(jī)系統(tǒng)中使用的硬件部件基本上都采用大規(guī)模和超大規(guī)模集成電路,這些電路的設(shè)計(jì)、驗(yàn)證和測(cè)試必須使用先進(jìn)的工具軟件,使硬件設(shè)計(jì)逐漸趨于軟件化,加快硬件設(shè)計(jì)和調(diào)試的速度
中國(guó)香港,2008年2月19日——全球電子設(shè)計(jì)創(chuàng)新領(lǐng)導(dǎo)廠商Cadence設(shè)計(jì)系統(tǒng)公司(納斯達(dá)克: CDNS)今天宣布香港科技園公司(香港科技園)已經(jīng)選擇Cadence為其通信、無(wú)線、移動(dòng)和多媒體產(chǎn)業(yè)的客戶提供更先進(jìn)的E
本文介紹了EDA技術(shù)的主要特點(diǎn)和功能,并對(duì)將EDA技術(shù)引入到數(shù)字電路設(shè)計(jì)的工作方案進(jìn)行了探討。
當(dāng)今的電子設(shè)計(jì)師尤其是半導(dǎo)體集成電路芯片(IC)設(shè)計(jì)者們正在承受著來(lái)自各方的壓力。營(yíng)銷部門希望它們的IC產(chǎn)品具有各種功能,同時(shí)還能提供緊湊的外形、較低的能耗和高可靠性。與此同時(shí),巨大的競(jìng)爭(zhēng)壓力要求設(shè)計(jì)部門