通過對TI公司TMS320C5000系列DSP HPI總線和PC104總線時序的分析,以VHDL語言為工具,使用Altera的FPGA芯片EP1K50,設計完成PCI04總線和DSP HPI總線之間的通信接口,并在一款以TMS320VC5409DSP為數(shù)據(jù)采集處理器、研華嵌入式工控主板PCM-5825為系統(tǒng)主板組成的嵌入式數(shù)據(jù)采集系統(tǒng)申得到了運用;給出與整個接口設計相關的VHDL源代碼和在PCM-5825上驗證接口設計的X86匯編語言程序。
PC104總線系統(tǒng)是一種新型的計算機測控平臺,作為嵌入式PC的一種,在軟件與硬件上與標準的臺式PC(PC/AT)體系結構完全兼容,它具有如下優(yōu)點:體積小、十分緊湊,并采用模塊化
基于PC104總線的雷達故障檢測儀總體設計
1 系統(tǒng)總體設計 CPLD是一種復雜的用戶可編程邏輯器件,由于采用連續(xù)連接結構,易于預測延時,從而使電路仿真更加準確。再加上使用方便的開發(fā)工具,如MAX+PLUSII、Quartus等,使用CPLD器件可以極大地縮
某裝置是集機、電、液一體化的大型復雜設備。該設備由計算機通過繼電器控制電磁閥的閉合,進而控制液壓系統(tǒng),完成裝置的調(diào)平、起豎、回收等功能;由溫控系統(tǒng)控制發(fā)射筒內(nèi)部溫度,使其保持在一定范圍內(nèi)。整個系統(tǒng)邏輯關
1引言 從1982年世界上誕生了首枚DSP芯片后,經(jīng)過20多年的發(fā)展,現(xiàn)在的DSP屬于第五代DSP器件。其系統(tǒng)集成度更高,已將DSP芯核及外圍器件綜合集成到單一芯片上,DSP逐漸成為數(shù)字信號處理器的代名詞。同時,數(shù)字信號
PC104總線與DSP數(shù)據(jù)通信接口設計
1 系統(tǒng)總體設計 CPLD是一種復雜的用戶可編程邏輯器件,由于采用連續(xù)連接結構,易于預測延時,從而使電路仿真更加準確。再加上使用方便的開發(fā)工具,如MAX+PLUSII、Quartus等,使用CPLD器件可以極大地縮
摘要:根據(jù)某測試系統(tǒng)的需要,設計基于PCl04總線和CPLD的高精度測頻模件,采用多周期同步測頻法實現(xiàn)對所測頻段的等精度測量。設計了該測頻模件的硬件電路,并給出用CPLD實現(xiàn)數(shù)字頻率計的詳細VHDL源代碼。采用原理圖的
基于PC104總線的2FSK調(diào)制器的設計與實現(xiàn)
介紹了一款PC104總線多功能擴展卡設計。采用了復雜可編程邏輯器件(CPLD)技術,集成了多路模擬量輸入/輸出、帶光電隔離的開關量輸入/輸出及一個正交解碼電路,接口協(xié)議與臺灣研華PC工控機ISA總線板卡兼容,滿足了嵌入式控制系統(tǒng)高集成度的設計要求,在實際應用中獲得了良好的效果。
基于Linux的PC104總線與CAN總線通信設計
基于Linux的PC104總線與CAN總線通信設計
在分析了現(xiàn)有系統(tǒng)問題的基礎上,提出了基于PC/104總線的、以C8051F060MCU為核心的動態(tài)稱重測量接口板的設計,C8051F060具有獨立的雙通道16 位逐次比較型A/D轉換器等功能。
針對近年來工業(yè)現(xiàn)場設備愈來愈多的上網(wǎng)需求,提出一種利用Intel嵌入式微處理器386EX設計智能以太網(wǎng)卡的技術方法。通過對系統(tǒng)硬件及軟件的設計描述,說明利用此方案設計的智能以太擴展模塊能夠實現(xiàn)基于PC104總線的工業(yè)設備的快速上網(wǎng)需求。
基于PC104總線的嵌入式以太網(wǎng)卡設計