萊迪思半導體公司宣布推出其新的MachXO2™ PLD系列,為低密度PLD的設計人員提供了在單個器件中前所未有的低成本,低功耗和高系統(tǒng)集成。嵌入式閃存技術采用了低功耗65納米工藝,與MachXO™ PLD系列相比,Ma
一位華爾街分析師認為,包括Altera、Xilinx等可編程邏輯器件(PLD)供應商在面臨景氣下滑與庫存修正時,更能顯示其靈活性;尤其是半導體產業(yè)現(xiàn)正進入“PLD轉折點(inflectiONpoint)”,可編程邏輯器件看來比傳統(tǒng)客制化AS
1、PLD器件的設計步驟 1.電路邏輯功能描述 PLD器件的邏輯功能描述一般分為原理圖描述和硬件描述語言描述,原理圖描述是一種直觀簡便的方法,它可以將現(xiàn)有的小規(guī)模集成電路實現(xiàn)的功能直接用PLD器件來實現(xiàn),而不
FPGA/EPLD的自上而下(Top-Down)設計方法: 傳統(tǒng)的設計手段是采用原理圖輸入的方式進行的,如圖1所示。通過調用FPGA/EPLD廠商所提供的相應物理元件庫,在電路原理圖中繪制所設計的系統(tǒng),然后通過網(wǎng)表轉換產生某一特
FPGA/EPLD的自上而下設計方法
ISP技術在電子鐘設計中的而應用
MachXO PLD是非易失的可以無限次重新配置的可編邏輯器件PLD),具有256-2280個查找表(LUT),73-271個I/O,多達27.6Kb sysMEM嵌入?yún)^(qū)塊RAM,多達7.7Kb分布式RAM,可編程的sysIO™緩沖器支持LVCMOS 3.3/2.5/1.8/
基于MachXO設計的PLD控制開發(fā)技術
3D電視無疑是2010年國際消費性電子展(CES)中引發(fā)最多討論的話題之一。但在市場尚未起飛之前,由于晶片供應商必須審慎評估市場風險,因此不管是標準產品或客制化解決方案的選擇均相當有限,從而讓現(xiàn)場可編程閘陣列(FP
在過去的幾年間,整個半導體產業(yè)面臨著巨幅的衰退,然而,這個衰退現(xiàn)象卻為可編程邏輯組件(PLD)產業(yè)帶來了實質的絕佳成長機會。雖然PLD公司之間的競爭仍然相當激烈,但ASIC仍然是主要的競爭對手,如今,這種競爭現(xiàn)象
0 引 言 視覺信息是客觀世界中非常豐富,非常重要的部分。隨著多媒體系統(tǒng)的發(fā)展,圖像傳感器應用越來越廣泛。不僅用于攝錄像機,安保產品、數(shù)碼相機及計算機鏡頭等,而且開始用于傳統(tǒng)上的非視像產品,如移動電
1問題的提出 在同步串行數(shù)據(jù)傳輸過程中,時鐘線上只要有一點小毛刺就會導致數(shù)據(jù)傳輸失誤,從而影響系統(tǒng)的正常工作。傳統(tǒng)的處理方法是在接收端并入一小電容來濾除毛刺,這種方法只能去除某一固定頻率下的干擾,
1、引言 嵌入式系統(tǒng)在日常生活中的大量使用,人們也對其性能和速度提出了更高的要求。微控制器和可編程邏輯器件的結合,更能充分發(fā)揮嵌入式系統(tǒng)的優(yōu)勢。本文設計和實現(xiàn)的微控制器與可編程邏輯器件之間總線讀寫
隨著電子技術的迅速發(fā)展,高速信號觸發(fā)源已經(jīng)廣泛應用于通訊、雷達等各種電子系統(tǒng)的測試和精確控制中。這就要求有一個穩(wěn)定性好、納秒上升沿、可控的脈沖發(fā)生器。但是,國內至今還沒有合乎這些要求的商用脈沖發(fā)生器。即使在國際上普遍使用的加拿大生產的AVI-N型脈沖發(fā)生器也存在著幅度小、重復率低、易損壞等缺點。針對此現(xiàn)狀,設計一款高速脈沖信號發(fā)生器是非常有意義的??删幊踢壿嬈骷?PLD)經(jīng)歷了PAL,GAL,CPLD和FPGA幾個發(fā)展階段,技術日趨成熟。采用VHDL語言對PLD進行編程設計具有更改靈活、調試方便、操作性強、系統(tǒng)可靠性高等眾多優(yōu)點,并有利于硬件設計的保護,防止他人對電路的分析、仿照。因此,利用PLD器件為核心構造高速脈沖信號發(fā)生器是一種有效的方法。
隨著VLSI/ULSI技術的發(fā)展,可編程邏輯器件EPLD/FPGA越來越受到人們的青睞,由于它具有集成度高、速度快、開發(fā)周期短、費用低、用戶可定義功能及可重復編程和擦寫等許多優(yōu)點,其應用領域不斷擴大。這些器件的靈活性和
PCI總線自其問世以來,以其諸多優(yōu)點,在當今的計算機系統(tǒng)中得到了廣泛應用,已經(jīng)成為計算機設備的標準接口。本文在認真分析PCI總線的接口信號和接口時序的基礎上,利用EPLD器件設計實現(xiàn)了PCI總線接口。由于EPLD器件支