RISC-V指令集從2014年正式發(fā)布第一版用戶(hù)手冊(cè)時(shí)面臨多方質(zhì)疑,到后來(lái)成為印度國(guó)家指令集,再到今年國(guó)內(nèi)發(fā)布首個(gè)RISC-V支持政策。經(jīng)過(guò)短短幾年時(shí)間,RISC-V不僅有政策的支持,企業(yè)和學(xué)術(shù)圈對(duì)這
RISC-V的成功,也就意味著軟銀旗下ARM受到嚴(yán)重影響。ARM正試圖將智能手機(jī)領(lǐng)域的主導(dǎo)地位拓展至其他市場(chǎng)。ARM最近更是搬起石頭,砸了自己的腳。不知出于什么考慮,ARM前段時(shí)間發(fā)布了一個(gè)網(wǎng)站,專(zhuān)門(mén)用來(lái)攻擊他們的競(jìng)爭(zhēng)對(duì)手、開(kāi)源芯片架構(gòu)RISC-V。
廣東高云半導(dǎo)體科技股份有限公司(如下簡(jiǎn)稱(chēng)“高云半導(dǎo)體”),今日宣布發(fā)布基于高云半導(dǎo)體FPGA的RISC-V微處理器早期使用者計(jì)劃,該計(jì)劃是基于晨熙家族 GW2A 系列FPGA芯片的包括系統(tǒng)級(jí)參考設(shè)計(jì)的FPGA編程BIT文件、GW2A開(kāi)發(fā)板等的完整解決方案,其中系統(tǒng)級(jí)參考設(shè)計(jì)包括RISC-V MCU內(nèi)核、AHB & APB總線(xiàn)、存儲(chǔ)器控制單元及若干外設(shè)。
印度研制出第一款 RISC-V 芯片原型 Shakrti。RISC-V 是基于精簡(jiǎn)指令集(RISC)原則的一個(gè)開(kāi)源指令集架構(gòu)。與大多數(shù)指令集相比,RISC-V 指令集可以自由地用于任何目的,允許任何人設(shè)計(jì)、制造和銷(xiāo)售 RISC-V 芯片和軟件。
從國(guó)家政策層面對(duì)于RISC-V進(jìn)行支持,我國(guó)并非第一家。2017年,印度政府表示將大力資助基于RISC-V的處理器項(xiàng)目,使RISC-V成為了印度的事實(shí)國(guó)家指令集。
RISC-V 基金會(huì)近日于上海復(fù)旦大學(xué)舉辦了匯聚全球成員組織的RISC-V Day活動(dòng)。RISC-V 基金會(huì)為非營(yíng)利組織,由成員管理,致力于推廣免費(fèi)、開(kāi)放的 RISC-V 指令集的應(yīng)用與發(fā)展。來(lái)自 120 家公司及26所大學(xué)的的 341位嘉賓注冊(cè)參加了本次RISC-V Day 活動(dòng)?;顒?dòng)聚集了亞洲地區(qū)的行業(yè)領(lǐng)導(dǎo),他們就 RISC-V 生態(tài)系統(tǒng)的最新項(xiàng)目和實(shí)施進(jìn)展進(jìn)行了溝通交流。
UltraSoC日前宣布:亞洲領(lǐng)先且成熟的中央處理器半導(dǎo)體知識(shí)產(chǎn)權(quán)(CPU IP)供應(yīng)商晶心科技(Andes Technology)已采用UltraSoC先進(jìn)的嵌入式分析技術(shù),來(lái)支持其AndesCore系列RISC-V處理器。
UltraSoC日前宣布:亞洲領(lǐng)先且成熟的中央處理器半導(dǎo)體知識(shí)產(chǎn)權(quán)(CPU IP)供應(yīng)商晶心科技(Andes Technology)已采用UltraSoC先進(jìn)的嵌入式分析技術(shù),來(lái)支持其AndesCore系列RISC-V處理器。晶心科技將利用UltraSoC包括業(yè)界唯一商用RISC-V處理器追蹤解決方案在內(nèi)的獨(dú)一無(wú)二的IP產(chǎn)品系列,來(lái)實(shí)現(xiàn)其復(fù)雜應(yīng)用嵌入式產(chǎn)品的開(kāi)發(fā)加速和調(diào)試增強(qiáng),這些應(yīng)用包括人工智能(AI)、計(jì)算機(jī)視覺(jué)、網(wǎng)絡(luò)控制器和存儲(chǔ)等。
去年有一個(gè)很熱的點(diǎn)來(lái)自于RISC-V,這種指令集因?yàn)殚_(kāi)源、靈活度高、可拓展性強(qiáng)而備受關(guān)注。業(yè)界廣泛認(rèn)為RISC-V或可與x86、ARM之一戰(zhàn)。我們也看到RISC-V的玩家有大有小,有像SiFive這樣的初創(chuàng)型選手,也有像三星這樣的
亞洲致力于發(fā)展高效率、低功耗、小面積嵌入式處理器核心領(lǐng)先供貨商晶心科技,在大陸發(fā)布最新一代AndeStar™ V5處理器架構(gòu),并成為商用主流CPU IP公司中第一家將美國(guó)加州大學(xué)柏克萊分校所開(kāi)發(fā)的開(kāi)源RISC-V指令集架構(gòu)納入產(chǎn)品線(xiàn)的公司。
領(lǐng)先的嵌入式分析技術(shù)開(kāi)發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開(kāi)始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動(dòng)性技術(shù)。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。
作為國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導(dǎo)體”)今天宣布加入RISC-V基金會(huì),成為該組織成員中第一家中國(guó)FPGA供應(yīng)商。此舉是繼2016年加入MIPI聯(lián)盟后高云半導(dǎo)體又一次加入國(guó)際性行業(yè)聯(lián)盟組織,進(jìn)一步向業(yè)界表達(dá)其致力于發(fā)展成為全球FPGA供應(yīng)商的愿景。
作為國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導(dǎo)體”)今天宣布加入RISC-V基金會(huì),成為該組織成員中第一家中國(guó)FPGA供應(yīng)商。此舉是繼2016年加入MIPI聯(lián)盟后高云半導(dǎo)
首席執(zhí)行官:“完美風(fēng)暴徹底變革技術(shù)產(chǎn)業(yè)”
首家客制化、開(kāi)源嵌入式半導(dǎo)體產(chǎn)品無(wú)晶圓廠模式提供商SiFive日前宣布:UltraSoC將為基于RISC-V開(kāi)源處理器規(guī)范的SiFive Freedom平臺(tái)提供調(diào)試與追蹤技術(shù),此舉將是DesignShare計(jì)劃的一部分。UltraSoC的嵌入式分析半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)將通過(guò)最近發(fā)布的SiFive DesignShare生態(tài)系統(tǒng)對(duì)外提供,該生態(tài)系統(tǒng)為任何公司、發(fā)明人和創(chuàng)客都提供了駕馭客制化芯片動(dòng)力的能力。UltraSoC的調(diào)試與追蹤功能將支持Freedom平臺(tái)的用戶(hù)去廣泛對(duì)接其設(shè)計(jì)中所用到的各種工具與接口
嵌入式分析技術(shù)開(kāi)發(fā)商UltraSoC日前宣布:公司已經(jīng)開(kāi)發(fā)出處理器跟蹤技術(shù),可支持基于開(kāi)源RISC-V架構(gòu)的產(chǎn)品。UltraSoC公司已經(jīng)為處理器跟蹤技術(shù)開(kāi)發(fā)了一套規(guī)范,將提供給RISC-V基金會(huì)(RISC-V Foundation)作為整個(gè)開(kāi)源規(guī)范的一部分。此外,UltraSoC如今成為了首家可提供此項(xiàng)功能的生態(tài)系統(tǒng)參與者。
美高森美公司(Microsemi Corporation) 發(fā)布其全球第一個(gè)面向采用RV32I等RISC-V開(kāi)放指令集體系結(jié)構(gòu)(ISA) 的設(shè)計(jì)的基于Windows版本Eclipse的集成開(kāi)發(fā)環(huán)境(IDE)SoftConsole 5.1版。美高森美的免費(fèi)軟件開(kāi)發(fā)環(huán)境SoftConsole能夠快速實(shí)現(xiàn)針對(duì)其可編程邏輯器件(FPGA)的C和C++程序設(shè)計(jì);美高森美在剛結(jié)束的設(shè)計(jì)自動(dòng)化會(huì)議(DAC)的演講中重點(diǎn)展示了其開(kāi)放體系結(jié)構(gòu)、低功耗和利用RISC-V軟中央處理單元(CPU)內(nèi)核的的開(kāi)發(fā)能力。
致力于在功耗、安全、可靠性和性能方面提供差異化半導(dǎo)體方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC)發(fā)布其全球第一個(gè)面向采用RV32I等RISC-V開(kāi)放指令集體系結(jié)構(gòu)(ISA)的設(shè)計(jì)的基于Windows版本Eclipse的集成開(kāi)發(fā)環(huán)境(IDE)SoftConsole 5.1版。
歷經(jīng)市場(chǎng)多方驗(yàn)證的AndeStar架構(gòu)體系再次升級(jí),完整的64位元解決方案讓SoC設(shè)計(jì)公司縮短上市時(shí)間并降低開(kāi)發(fā)風(fēng)險(xiǎn)
關(guān)于GRVI Phalanx ,它是一個(gè)大規(guī)模并行RISC-V FPGA加速器,由GRVI和Phalanx結(jié)合而成。其中GRVI是一個(gè)FPGA實(shí)現(xiàn)的RISC-V RV32I軟處理器核,同時(shí)也是手工藝映射和處理元素性