Xilinx:SDSoC讓硬件工程師變“軟”
眾所周知,F(xiàn)PGA是一種以硬件描述語言(Verilog或VHDL等)所完成的電路設(shè)計硬件可編程邏輯器件??墒请S著技術(shù)的不斷發(fā)展,Xilinx(賽靈思)卻正在不斷讓FPGA變“軟”。
近日,賽靈思推出了面向全可編程SoC和MPSoC的SDSoC 開發(fā)環(huán)境,這是賽靈思SDx系列開發(fā)環(huán)境的第三大成員?,F(xiàn)在賽靈思除了繼續(xù)在FPGA硬件領(lǐng)域上突飛猛進之外,在軟件系統(tǒng)尤其是在軟件設(shè)計方法論上在不斷創(chuàng)新,SDSoC是一個新的突破。
賽靈思全球銷售與市場亞太區(qū)副總裁楊飛
“我們想通過這個開發(fā)環(huán)境,讓做軟件的人員直接參與到產(chǎn)品的設(shè)計,就是把軟件的創(chuàng)意通過這個工具很快的把相關(guān)的創(chuàng)意實現(xiàn),變成一個真實的產(chǎn)品。這就是為什么我們要做SDSoC開發(fā)環(huán)境的最主要理由。” 賽靈思全球銷售與市場亞太區(qū)副總裁楊飛。
SDSoC環(huán)境可提供類似ASSP的編程體驗,其中包括簡便易用的Eclipse集成設(shè)計環(huán)境(IDE)以及用于異構(gòu)Zynq全可編程SoC和MPSoC部署的綜合開發(fā)平臺。SDSoC結(jié)合使用業(yè)界首款C/C++全系統(tǒng)優(yōu)化編譯器,可提供系統(tǒng)級特性描述、利用可編程邏輯實現(xiàn)軟件自動加速、自動系統(tǒng)連接生成,以及各種庫以加速編程工作。
楊飛表示:“賽靈思發(fā)布SDx已經(jīng)不是第一次了,我們?nèi)ツ甑臅r候有SDNet,主要是面向通訊系統(tǒng),有特定應(yīng)用的場景,我們通過一些描述的語言,可以讓廠家用行為模型級的描述,把相關(guān)的系統(tǒng)迅速實現(xiàn)出來。后面我們又推出SDAccel,在數(shù)據(jù)中心里要解決性能和功耗的問題。這次的SDSoC更多地面向嵌入式應(yīng)用。”
SDSoC主要目的是讓FPGA的開發(fā)能夠更像是傳統(tǒng)軟件的開發(fā),讓更多的軟件工程師可以直接參與到產(chǎn)品的開發(fā)。SDSoC具備許多優(yōu)異的特性。
系統(tǒng)和嵌入式軟件工程師采用SDSoC,可以將運行在裸機或Linux和FreeRTOS等操作系統(tǒng)上的C/C++作為Eclipse IDE的輸入。SDSoC支持創(chuàng)建完整的異構(gòu)多處理系統(tǒng),包括將傳統(tǒng)HDL IP 模塊重復(fù)用作可用C語言調(diào)用的庫。
同時,SDSoC可針對ARM處理器和可編程邏輯提供全系統(tǒng)優(yōu)化的編譯器。SDSoC通過自動化系統(tǒng)連接生成功能可支持軟件團隊快速配置、生成宏/微架構(gòu),從而提供最佳的系統(tǒng)連接和存儲器接口?,F(xiàn)在賽靈思SDK的高級軟件系統(tǒng)描述功能可對Zynq平臺上運行的完整設(shè)計進行軟硬件性能測量,SDSoC以此為基礎(chǔ),可以快速估算系統(tǒng)性能。
最后,SDSoC可為Zynq 全可編程SoC開發(fā)板(如ZC702、ZC706等)以及第三方及市場特定平臺(如Zedboard、MicroZed、ZYBO和視頻圖像開發(fā)套件)提供板支持包(BSP)。BSP中包含的元數(shù)據(jù)能夠幫助軟件開發(fā)人員和系統(tǒng)架構(gòu)師抽象平臺細節(jié),從而簡化了異構(gòu)化更智能系統(tǒng)的創(chuàng)建、集成與驗證工作。
楊飛表示:“過去30年里,我們首先是把硬件給軟化了,現(xiàn)在還不只是把硬件給軟化了。我們現(xiàn)在基本上都是以軟件定義的思路在走的,所以它是軟件可編程、硬件可編程,其實設(shè)計的方法都是以軟件為主來做的。從系統(tǒng)級來說,很多產(chǎn)品都是這樣,本來一個手機能做什么事情,它的功能是定好的。現(xiàn)在的手機是app下載下來,會根據(jù)應(yīng)用的實際的情況。通訊的網(wǎng)絡(luò)也是整個軟件定義的網(wǎng)絡(luò),硬件擺在那里,但是硬件可以支持這些軟件定義的架構(gòu),來控制整個網(wǎng)絡(luò)的流量和實現(xiàn)的性能,所以這是一脈相承的演變的過程。”