介紹雙口RAM和FIFO的結(jié)構(gòu)原理及仲裁邏輯控制;詳細(xì)說明二者在由數(shù)字信號處理器和MCS-51單片機(jī)構(gòu)成的多機(jī)系統(tǒng)中的應(yīng)用,并對二者進(jìn)行了比較。
分析不同種類單片機(jī)之間通信的方式及難點(diǎn),提出一種基鐵電存儲器的解決方案與實(shí)例。
從整個(gè)應(yīng)用系統(tǒng)的角度,理解和分析PLD內(nèi)部鎖相環(huán);在此基礎(chǔ)上,深入剖析鎖相環(huán)的相移結(jié)構(gòu),同時(shí)用這個(gè)技術(shù)解決系統(tǒng)設(shè)計(jì)難題。
較詳細(xì)地闡述不同邏輯電平的接口原理。以低壓CPLD EPM7512A為例,給出在混合電壓系統(tǒng)中的具體設(shè)計(jì)方案。
介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點(diǎn),給出了用ACEX 1K系列器件EP1K10TC144-1實(shí)現(xiàn)數(shù)字頻率合成器的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)和仿真結(jié)果。
提出了一種基于ISP技術(shù)實(shí)現(xiàn)高速數(shù)據(jù)采集的方法,給出了使用VHDL語言和原理圖完成數(shù)據(jù)采集模塊中地址發(fā)生器和比較電路的部分邏輯設(shè)計(jì),只要將所設(shè)計(jì)的程序下載到可編程器件ispLSI2032中即可實(shí)現(xiàn)預(yù)期功能。
介紹了利用CPLD實(shí)現(xiàn)DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設(shè)計(jì)方法,并給出了相應(yīng)的系統(tǒng)設(shè)計(jì)原理圖,同時(shí)對該系統(tǒng)的性能進(jìn)行了分析。
介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(shù)(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎(chǔ)上給出了基于CPLD的各模塊設(shè)計(jì)方法及其VHDL源程序。
介紹了Lattice公司生產(chǎn)的在系統(tǒng)可編程通用數(shù)字開關(guān)芯片ispGDS14的內(nèi)部結(jié)構(gòu)和性能特點(diǎn),并通過實(shí)例說明了在GDS開發(fā)環(huán)境下對ispGDS14進(jìn)行編程的方法。
文中在以PC機(jī)作為邊界掃描測試向量生成和故障診斷的基礎(chǔ)上,對單芯片——EPM9320LC84的印刷電路板故障診斷進(jìn)行了一些討論。
CPLD在發(fā)射機(jī)控制保護(hù)系統(tǒng)中的應(yīng)用。
分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應(yīng)用,實(shí)現(xiàn)SOPC(可編程系統(tǒng)芯片)。
Stratix II FPGA:成功的90nm開發(fā)和推出案例研究
簡要介紹了Device Engineering公司的DEI1016芯片的功能,詳細(xì)說明了利用DEI1016芯片實(shí)現(xiàn)ARINC429協(xié)議數(shù)據(jù)通訊系統(tǒng)的設(shè)計(jì)方法。
分析了基于Altera公司CPLD芯片EMP7128SLC84-15進(jìn)行相位測量的基本原理,給出了用EMP7128SLC8415進(jìn)行相位測量的硬件實(shí)現(xiàn)電路及VHDL源程序。