賽普拉斯推出適用于PMP/PND的West Bridge控制器
掃描二維碼
隨時(shí)隨地手機(jī)看文章
賽普拉斯半導(dǎo)體公司推出了一款具備多層單元(MLC) NAND閃存支持能力的新型West 外設(shè)控制器,可為設(shè)計(jì)者采用成本最低、密度最高的閃存存儲(chǔ)器提供支持。這款West Astoria控制器最高支持16個(gè)MLC NAND閃存設(shè)備,而MLC NAND閃存與相同存儲(chǔ)密度的單層單元(SLC) NAND閃存相比,其成本降低了三倍。
新款控制器提供了與West Antioch控制器相同的領(lǐng)先業(yè)界的高速USB數(shù)據(jù)傳輸性能。在最近一項(xiàng)對(duì)頂級(jí)多媒體手機(jī)的數(shù)據(jù)傳輸性能進(jìn)行的對(duì)比中, Insights發(fā)現(xiàn),使用Antioch控制器的手機(jī),其文件傳輸速率要比其它接受測(cè)試的高速USB手機(jī)的文件傳輸速率快2倍以上。
Astoria控制器通過(guò)一個(gè)可配置型多媒體存儲(chǔ)器接口以及靈活的處理器接口增加了此項(xiàng)性能,方便了與各種嵌入式處理器和大容量存儲(chǔ)設(shè)備的連接。這些新特色讓Astoria控制器能夠連接任何嵌入式處理器或DSP,為各類新型應(yīng)用帶來(lái)MLC NAND支持能力,其中包括便攜媒體播放器(PMP)、無(wú)線網(wǎng)卡、收發(fā)器(dongles)、便攜導(dǎo)航設(shè)備(PND)、數(shù)碼相機(jī)、POS終端以及其它許多應(yīng)用。
通過(guò)將嵌入式處理器完全從USB和存儲(chǔ)器管理負(fù)荷中解放出來(lái),West Bridge Astoria外設(shè)控制器節(jié)約了至關(guān)重要的處理器資源,并最大程度地提高了數(shù)據(jù)傳輸性能。這款控制器產(chǎn)品標(biāo)志著賽普拉斯的快速交叉編碼N-Xpress多層單元NAND閃存控制技術(shù)的初展身手,這項(xiàng)技術(shù)具備了靜態(tài)磨損均衡控制、壞區(qū)塊管理以及4位ECC(糾錯(cuò)編碼)特色,可支持最多16個(gè)SLC/MLC NAND設(shè)備。通過(guò)對(duì)存儲(chǔ)器端口的配置,設(shè)計(jì)者可以最多選擇2個(gè)設(shè)備,例如藍(lán)牙、WiFi、和SD卡,從而讓Astoria成為數(shù)據(jù)存儲(chǔ)卡和收發(fā)器類應(yīng)用的理想控制器。Astoria還支持其它類型的存儲(chǔ)器,這些存儲(chǔ)器包括了高容量安全數(shù)字卡(SDHC)v. 2.0、多媒體存儲(chǔ)卡++ (MMC+) v. 4.2、符合CE-ATA標(biāo)準(zhǔn)的HDD,以及各種類型的受控型NAND。它可通過(guò)靈活的處理器接口與絕大多數(shù)嵌入式處理器連接,為Antioch的偽接口添加了更多的接口,如異步、ADMUX(地址數(shù)據(jù)復(fù)用)、SPI(串行外設(shè)接口)以及NAND接口。
West Bridge Astoria控制器的特色包含最多27個(gè)可編程通用輸入輸出(GPIO)引腳和16個(gè)USB端點(diǎn)。這款產(chǎn)品采用了小巧的100-ball VFBGA封裝,尺寸僅為6 mm x 6 mm,引腳間距0.5-mm。此外,Astoria還支持19.2 MHz和26 MHz等手機(jī)頻率作為時(shí)鐘輸入,從而無(wú)需再多配置1個(gè)晶振芯片。
新型West Bridge外設(shè)控制器系列產(chǎn)品中的各款器件產(chǎn)品可以作為嵌入式中央處理單元(CPU)的協(xié)處理芯片發(fā)揮作用,將CPU從數(shù)據(jù)密集型運(yùn)算中解放出來(lái)。同樣地,PC機(jī)架構(gòu)中已經(jīng)引入了南橋和北橋架構(gòu),以便讓主CPU能夠獨(dú)立于快速變化的存儲(chǔ)器和外設(shè)接口而變化。嵌入式系統(tǒng)也正朝著類似的架構(gòu)演進(jìn)著,而West Bridge器件起到了管理各個(gè)接口以及減輕CPU對(duì)具體外設(shè)間數(shù)據(jù)傳輸?shù)墓芾碡?fù)擔(dān)的作用。
West Bridge系列產(chǎn)品以賽普拉斯公司Simultaneous to Independent Multimedia()架構(gòu)為基礎(chǔ),能夠管理各外設(shè)、存儲(chǔ)器以及處理器之間的多個(gè)專用路徑,以實(shí)現(xiàn)最大的數(shù)據(jù)吞吐量。除了提供了一種不需要主處理器支持的通向接口的路徑外,架構(gòu)允許從一個(gè)接口向另一個(gè)接口進(jìn)行直接而獨(dú)立的數(shù)據(jù)傳輸,減輕主CPU的負(fù)荷,將CPU資源解放出來(lái),以實(shí)現(xiàn)更高的系統(tǒng)性能。
新款West Bridge Astoria外設(shè)控制器目前推出的樣品提供了SLC NAND支持(CYWB0224ABS-BVXI)和MLC NAND支持(CYWB0224ABM-BVXI)。本款產(chǎn)品預(yù)計(jì)將于2008年第1季度批量供貨。