0 引言 LED顯示屏主要由電流驅(qū)動(dòng)電路及LED點(diǎn)陣陣列、控制系統(tǒng)和PC端管理軟件三部分構(gòu)成(圖1)??刂葡到y(tǒng)負(fù)責(zé)接收、轉(zhuǎn)換和處理各種外部信號(hào),并實(shí)現(xiàn)掃描控制,然后驅(qū)動(dòng)LED點(diǎn)陣顯示需要的文字或圖案。控制系統(tǒng)
0 引言 LED顯示屏主要由電流驅(qū)動(dòng)電路及LED點(diǎn)陣陣列、控制系統(tǒng)和PC端管理軟件三部分構(gòu)成(圖1)??刂葡到y(tǒng)負(fù)責(zé)接收、轉(zhuǎn)換和處理各種外部信號(hào),并實(shí)現(xiàn)掃描控制,然后驅(qū)動(dòng)LED點(diǎn)陣顯示需要的文字或圖案??刂葡到y(tǒng)
0 引 言 可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設(shè)計(jì)問題。PLD由基本邏輯門電路、觸發(fā)器以及內(nèi)部連接電路構(gòu)成,利用軟件
討論如何設(shè)計(jì)、制作一種在QHattusII programer環(huán)境下使用的低成本的usB數(shù)據(jù)下栽電纜——USB—blaster。
本文介紹了EDA技術(shù)的主要特點(diǎn)和功能,并對(duì)將EDA技術(shù)引入到數(shù)字電路設(shè)計(jì)的工作方案進(jìn)行了探討。
在本文中,我們將通過對(duì)CPLD的發(fā)展、結(jié)構(gòu)、應(yīng)用和設(shè)計(jì)等方面的認(rèn)知,了解CPLD的基本原理,并設(shè)計(jì)出CPLD脫機(jī)編程寫入器的電路圖。
在本文中,我們將通過對(duì)CPLD的發(fā)展、結(jié)構(gòu)、應(yīng)用和設(shè)計(jì)等方面的認(rèn)知,了解CPLD的基本原理,并設(shè)計(jì)出CPLD脫機(jī)編程寫入器的電路圖。
賽靈思公司(Xilinx)在半導(dǎo)體行業(yè)中增長最快的領(lǐng)域之一——可編程邏輯器件(PLD)市場(chǎng)中雄居領(lǐng)先地位。根據(jù)isuppli的數(shù)據(jù),2005年賽靈思公司占有可編程邏輯器件市場(chǎng)超過一半以上的份額。由于PLD器件具有的靈活性,及
提出了一種基于AT89C52單片機(jī)開發(fā)的低頻數(shù)字相位測(cè)量儀的設(shè)計(jì)。
可編程邏輯供應(yīng)商賽靈思公司(Xilinx)和亞太區(qū)元器件分銷商、完整解決方案供應(yīng)商世健科技(Excelpoint)日前宣布達(dá)成了一項(xiàng)新的分銷協(xié)議,可立即生效。根據(jù)該協(xié)議,賽靈思將授權(quán)世健科技在中國大陸、香港和臺(tái)灣地區(qū)
本文介紹一種用Altera公司的可編程邏輯器件EPM7032,在MAX+PlusⅡ開發(fā)環(huán)境下采用VHDL語言以及ByteBlaster在線可編程技術(shù)來實(shí)現(xiàn)自動(dòng)交通控制系統(tǒng)的方法。
一個(gè)模擬集成運(yùn)算放大器可實(shí)現(xiàn)一個(gè)二階濾波器,高階濾波器可由二階濾波器串聯(lián)而成。然而,無源元器件實(shí)現(xiàn)濾波器的誤差值為1.5%或更高,這需要提高元器件的性能。
介紹了Altera公司生產(chǎn)的多核架構(gòu)可編程邏輯器件APEX20K系列芯片的主要特點(diǎn)和結(jié)構(gòu)功能,給出了APEX20K內(nèi)含的ClockLock以及ClockBoost電路的典型應(yīng)用實(shí)例。