通過對高性能浮點(diǎn)DSP處理器TMS320C32的外部存儲器接口的研究,介紹其存儲器結(jié)構(gòu)的特點(diǎn),并根據(jù)其特點(diǎn)給出3種設(shè)計(jì)方案。這3種不同的方案,分別可以實(shí)現(xiàn)3種寬度的存儲器接口,即8位、16位和32位的外部數(shù)據(jù)訪問或是16位和32住的外部程序訪問。這一特點(diǎn)使得TMS320C32芯片非常適合于時變系統(tǒng)的控制與處理。
DSP是針對實(shí)時數(shù)字信號處理而設(shè)計(jì)的數(shù)字信號處理器,由于它具有計(jì)算速度快、體積小、功耗低的突出優(yōu)點(diǎn),非常適合應(yīng)用于嵌入式實(shí)時系統(tǒng)。
賽普拉斯半導(dǎo)體公司(納斯達(dá)克代碼:CY)宣布其高帶寬 HyperBus™ 8 位串行存儲器接口被納入 JEDEC 固態(tài)技術(shù)協(xié)會制定的全新 eXpanded SPI (xSPI) 電氣接口標(biāo)準(zhǔn)。xSPI 標(biāo)
采用基于 HyperBus™ 接口的高帶寬 HyperFlash™和 HyperRAM™ 存儲器的設(shè)計(jì)更為簡化,可縮短無人駕駛和工業(yè) 4.0 應(yīng)用的響應(yīng)時間。
游戲機(jī)、數(shù)字電視(DTV)和個人電腦等流行的消費(fèi)類電子產(chǎn)品的功能越來越多,性能也越來越高。這些產(chǎn)品數(shù)據(jù)處理能力的增強(qiáng)使它們的DRAM存儲器接口功能與產(chǎn)品本身的功能緊密聯(lián)系
TMS320C32是美國TI公司生產(chǎn)的一款浮點(diǎn)數(shù)字信號處理器(DSP),是TMS320系列浮點(diǎn)數(shù)字信號處理器的新產(chǎn)品,其CPU是在TMS320C30和TMS320C31的基礎(chǔ)上進(jìn)行了簡化和改進(jìn)。在結(jié)構(gòu)上的
存儲器接口電路實(shí)例
【導(dǎo)讀】完整FPGA解決方案簡化存儲器接口設(shè)計(jì) 近日,全球可編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布推出支持DDR2 SDRAM接口的低成本SpartanTM-3A FPGA開發(fā)套件、支持多種高性能
21ic訊 Altera公司與FPGA高性能知識產(chǎn)權(quán)(IP)內(nèi)核領(lǐng)先供應(yīng)商N(yùn)orthwest Logic今天宣布,開始提供硬件成熟的1,600 Mbps低延時DRAM (RLDRAM®) 3存儲器接口解決方案,可用于其高端28 nm Stratix® V FPGA。RLDRAM
臺積電(2330)今(12)日宣布,領(lǐng)先業(yè)界推出集成JEDEC固態(tài)技術(shù)協(xié)會(JEDEC Solid State Technology Association)Wide I/O行動動態(tài)隨機(jī)存取存儲器接口(Wide I/O Mobile DRAM Interface)的CoWoSTM測試芯片產(chǎn)品設(shè)計(jì)定
FPGA 設(shè)計(jì)人員在滿足關(guān)鍵時序余量的同時力爭實(shí)現(xiàn)更高性能,在這種情況下,存儲器接口的設(shè)計(jì)是一個一向構(gòu)成艱難而耗時的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡單、更可靠。盡管如此,I/
新思科技公司(Synopsys, Inc.)日前宣布:其DesignWare DDR接口IP產(chǎn)品組合已經(jīng)實(shí)現(xiàn)擴(kuò)充,以使其包括了對基于新興的DDR4標(biāo)準(zhǔn)的下一代SDRAM。通過在一個單內(nèi)核中就實(shí)現(xiàn)對DDR4、DDR3以及LPDDR2/3的支持,DesignWare DD
21ic訊 新思科技公司(Synopsys, Inc)日前宣布:其DesignWare DDR接口IP產(chǎn)品組合已經(jīng)實(shí)現(xiàn)擴(kuò)充,以使其包括了對基于新興的DDR4標(biāo)準(zhǔn)的下一代SDRAM。通過在一個單內(nèi)核中就實(shí)現(xiàn)對DDR4、DDR3以及LPDDR2/3的支持,DesignWa
存儲器和其它組件之間的問題通常存在于這些器件之間的接口上,這些系統(tǒng)級的問題有時候是難以覺察的。本文詳述了一種能夠很容易地識別和解決這些出現(xiàn)在存儲器接口上問題的測試工具,從而使你的設(shè)計(jì)更為魯棒。過去,設(shè)
存儲器接口設(shè)計(jì)-認(rèn)識信號完整性的價(jià)值
21ic訊 FCI公司,已開發(fā)新一代SAS存儲接口,并提供全新的Mini-SAS HD產(chǎn)品組合。該生產(chǎn)線滿足6 Gb / s到12 Gb / s的信號帶寬要求或相應(yīng)的SAS 2.1和提議的SAS 3.0行業(yè)標(biāo)準(zhǔn)信號規(guī)范。該系統(tǒng)還提供比以前的SAS互連系統(tǒng)(
Xilinx FPGA 提供可簡化接口設(shè)計(jì)的 I/O 模塊和邏輯資源。盡管如此,這些 I/O 模塊以及額外的邏輯仍需設(shè)計(jì)人員在源 RTL 代碼中配置、驗(yàn)證、執(zhí)行,并正確連接到系統(tǒng)的其余部分,然后仔細(xì)仿真并在硬件中進(jìn)行驗(yàn)證。
摘要:為解決采集系統(tǒng)中大量數(shù)據(jù)存儲及數(shù)據(jù)傳輸問題,對數(shù)據(jù)采集系統(tǒng)中基于單片機(jī)大容量靜態(tài)存儲器的應(yīng)用進(jìn)行了刨析。閃速存儲器采用Atmel公司的AT29C040,對系統(tǒng)的總體設(shè)計(jì)思想及閃速存儲器的特點(diǎn)做了闡述。給出了基
DSP與FLASH存儲器的接口設(shè)計(jì)是嵌入式系統(tǒng)設(shè)計(jì)的一項(xiàng)重要技術(shù),本文以基于三個C6201/C6701 DSP芯片開發(fā)成功的嵌入式并行圖像處理實(shí)時系統(tǒng)為例,介紹這一設(shè)計(jì)技術(shù)。
TMS320C6201 DSP處理器與FLASH存儲器接口設(shè)計(jì)