在工業(yè)控制中,為了保證系統(tǒng)的可靠運行,需要檢測周圍的環(huán)境變量(如溫度、氣壓、濕度等)。通常的做法是將分布在各處的傳感器采集到的信號通過各自的線路連接到監(jiān)控中心,這種方式在有效地完成檢測任務(wù)。
本文介紹了I2C總線的概念、接口特性和傳輸時序,提出了一種用51系列單片機的C語言(C51)模擬I2C總線數(shù)據(jù)傳輸?shù)能浖椒?,并給出了在數(shù)字高清晰度電視地面接收機中的應(yīng)用。
目前,隨著工藝和技術(shù)的進步,集成電路技術(shù)的發(fā)展已經(jīng)使得在一個芯片上集成一個可編程系統(tǒng)(Programmable System ON a Chip,PSOC)成為可能。其中,現(xiàn)場可編程門陣列.
隨著數(shù)字信號處理技術(shù)理論的不斷發(fā)展,數(shù)字信號處理器的發(fā)展也是日新月異。不僅執(zhí) 行指令速度越來越快,而且其功耗也越來越低。許多儀器或檢測設(shè)備都不約而同地將DSP 應(yīng)用到那些數(shù)據(jù)量龐大.
嵌入式系統(tǒng)的核心是嵌入式微處理器和嵌入式操作系統(tǒng)。早期的嵌入式系統(tǒng)硬件核心是各種類型的8位和16位單片機;而近年來32位處理器以其高性能、低價格,得到了廣泛的應(yīng)用。近年來,又出現(xiàn)了另一類數(shù)據(jù)密集處理型。
引言各種測量儀器檢測到的數(shù)據(jù)常常需要傳送到PC機進行數(shù)據(jù)處理與存檔,以充分利用PC機豐富的硬件和軟件資源,獲得更為完善和強大的數(shù)據(jù)處理、分析和存儲能力。傳統(tǒng)PC平臺的數(shù)據(jù)采集卡受PC機插槽數(shù)目、地址。
CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點。
在雷達信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用.
在Windows CE下GPIO是端口擴展器,當(dāng)微控制器缺乏足夠的I/O端口時,GPIO能夠提供額外的控制和監(jiān)視功能。本文分析了基于流驅(qū)動的GPIO驅(qū)動開發(fā)原理,以SC36410的GPM端口為例詳細敘述了GPIO驅(qū)動開發(fā)過程,并給出了驅(qū)動程序的配置方法。
引 言 在視頻監(jiān)控、遠程視頻播放等系統(tǒng)中,通常需要將視頻圖形數(shù)據(jù)通過網(wǎng)絡(luò)傳輸?shù)竭h程處理機上。作為數(shù)字信號處理專用處理器,DSP雖然在視頻壓縮等方面有很大的優(yōu)勢,但對諸如任務(wù)管理,網(wǎng)絡(luò)通信等功能的實現(xiàn).
本文提出在嵌入式實時操作系統(tǒng)上建立實時多任務(wù)軟件系統(tǒng)時,使用軟總線提供數(shù)據(jù)驅(qū)動層以處理多任務(wù)間共享資源的構(gòu)架方式。該方案封裝各種共享資源的操作,在操作系統(tǒng)上構(gòu)建使資源對于其他系統(tǒng)任務(wù)模塊構(gòu)建者透明的數(shù)據(jù)驅(qū)動接口。實驗結(jié)果表明該方案能較好的為各任務(wù)進程提供共享資源建立和使用的接口,同時有效地屏蔽由于進程資源共享與進程獨立性的矛盾而可能產(chǎn)生的錯誤。
數(shù)字信號處理器(DSP)在各領(lǐng)域中的應(yīng)用已日趨廣泛,其中TI(Texas Instrument)公司的TMS320系列芯片占據(jù)了主導(dǎo)地位。TMS320F206(簡稱F206)由于具有片內(nèi)32K字.
CAN(Controller Area Network)即控制器區(qū)域網(wǎng),CAN總線是由德國BOSCH公司為實現(xiàn)汽車測量和執(zhí)行部件之間的數(shù)據(jù)通訊而設(shè)計的、支持分布式控制及實時控制的串行通訊.
衛(wèi)星信號仿真器在衛(wèi)星導(dǎo)航的研究開發(fā)中占有重要地位,特別是多模接收機和高動態(tài)接收機的研發(fā)。多模衛(wèi)星仿真器中涉及到大量的數(shù)據(jù)傳輸,為了保證PC機和DSP之間數(shù)據(jù)傳輸?shù)膶崟r性和準(zhǔn)確性.
DSP+FPGA混用設(shè)計為了提高算法效率,實時處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計的。業(yè)務(wù)板以FPGA為處理核心,實現(xiàn)數(shù)字視頻信號的實時圖像處理,DSP實現(xiàn)了部分的圖像處理算.
隨著數(shù)字信號處理技術(shù)理論的不斷發(fā)展,數(shù)字信號處理器的發(fā)展也是日新月異。不僅執(zhí) 行指令速度越來越快,而且其功耗也越來越低。許多儀器或檢測設(shè)備都不約而同地將DSP 應(yīng)用到那.
嵌入式系統(tǒng)的核心是嵌入式微處理器和嵌入式操作系統(tǒng)。早期的嵌入式系統(tǒng)硬件核心是各種類型的8位和16位單片機;而近年來32位處理器以其高性能、低價格,得到了廣泛的應(yīng)用。
系統(tǒng)基本構(gòu)建如圖1所示,包括傳感器信號采集處理、動力電機驅(qū)動、轉(zhuǎn)向舵機控制以及控制算法軟件開發(fā)等。雙核的引入在智能車的設(shè)計之初,我們分析認為,在基于光電傳感器的智能車設(shè)計系統(tǒng)中重要的是信號.
基于TIDSP數(shù)字信號處理器的通用信號處理板在聲納、雷達信號處理中已經(jīng)有著廣泛的應(yīng)用。但在一些實時性要求很高的場合,單板多DSP系統(tǒng)并不能完成高速的數(shù)據(jù)采集傳輸和大量的數(shù)據(jù)分析.
顯示器通過光柵掃描的方式,電子束在顯示屏幕上有規(guī)律地從左到右、從上到下掃描。在掃描過程中,受行同步信號控制,逐點往右掃,完成一行掃描的時間倒數(shù)為行頻;同時又在行同步脈沖期內(nèi)回到屏幕.