介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(shù)(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎(chǔ)上給出了基于CPLD的各模塊設(shè)計方法及其VHDL源程序。
介紹了Lattice公司生產(chǎn)的在系統(tǒng)可編程通用數(shù)字開關(guān)芯片ispGDS14的內(nèi)部結(jié)構(gòu)和性能特點,并通過實例說明了在GDS開發(fā)環(huán)境下對ispGDS14進行編程的方法。
文中在以PC機作為邊界掃描測試向量生成和故障診斷的基礎(chǔ)上,對單芯片——EPM9320LC84的印刷電路板故障診斷進行了一些討論。
CPLD在發(fā)射機控制保護系統(tǒng)中的應(yīng)用。
分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應(yīng)用,實現(xiàn)SOPC(可編程系統(tǒng)芯片)。
Stratix II FPGA:成功的90nm開發(fā)和推出案例研究
簡要介紹了Device Engineering公司的DEI1016芯片的功能,詳細(xì)說明了利用DEI1016芯片實現(xiàn)ARINC429協(xié)議數(shù)據(jù)通訊系統(tǒng)的設(shè)計方法。
分析了基于Altera公司CPLD芯片EMP7128SLC84-15進行相位測量的基本原理,給出了用EMP7128SLC8415進行相位測量的硬件實現(xiàn)電路及VHDL源程序。
采用VHDL語言和圖形輸入設(shè)計方法,給出了用CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)中實現(xiàn)地址譯碼、串口擴展、模塊測試、模數(shù)轉(zhuǎn)換以及高位數(shù)據(jù)處理等功能的具體方法,同時簡要介紹了遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)的工作原理及軟、硬件框架。
介紹基于RISC技術(shù)的8位微控制器的設(shè)計與實現(xiàn)。
從狀態(tài)機的角度,介紹一種I2C控制核的VHDL設(shè)計方法。
介紹用FPGA設(shè)計實現(xiàn)MIL-STD1553B部接口中的曼徹斯特碼編解碼器。
介紹了為PET(正電子發(fā)射斷層掃描儀)的前端電子學(xué)模塊提供時間基準(zhǔn)而設(shè)計的一種新型高頻時鐘扇出電路。
介紹基于SRAM LUT結(jié)構(gòu)的FPGA器件的上電配置方式;著重介紹采用計算機串口下載配置數(shù)據(jù)的方法和AT89C2051單片機、串行EEPROM組成的串行配置系統(tǒng)的設(shè)計方法及實現(xiàn)多任務(wù)電路結(jié)構(gòu)中配置的方法。
給出一種基于FPGA的新型諧波分析儀的設(shè)計方案。