本文首先對運算放大器和比較器的操作進行了最高層的比較,然后研究了運算放大器的分類,包括電壓、電流、跨電導和跨電阻設計,查看了運算放大器的電壓拓撲,考慮了諸如數(shù)字比較器、頻率比較器、電流比較器和窗口比較器等各種類型的比較器,并通過考慮如何使用運算放大器作為比較器來關閉。
緩沖器和驅動器同時提供輸入和輸出之間的阻抗變換。當看到常見類型的緩沖器和驅動器,例如電壓和電流緩沖器、時鐘緩沖器、直線驅動器和門驅動器時,這些差異開始出現(xiàn)。基本緩沖區(qū)和驅動程序有一個輸入和一個輸出,但還有一些可以有一個輸入和多個輸出或一個輸出有多個輸入。
在?第一部分中 在這個系列中,我們討論了1-db壓縮點作為設備線性度的一個優(yōu)點。在?第2部分里面 ,我們檢查了一個增加兩個頻率的基本輸入信號的電路。 f 1 = 2 GHz and f 2 =2.5千兆赫。由于非線性,電路產生干擾,主要形式為低面和高面三階互相調制產品2 f 1 – f 2 和2 f 2 – f 1 , respectively ( 圖1)。三階攔截點,簡稱IP3或toi,表示設備如何很好地限制這種干擾。
在?第一部分中 ,我們研究了1db壓縮點,它是射頻功率放大器等設備的優(yōu)點。一個附加的規(guī)范,三階截取點,簡稱IP3或TEI,特別適用于具有多個輸入頻率的電路。例如,假設放大器和兩個頻率為 f 1 = 2 GHz and f 2 =2.5千兆赫。由于非線性,該電路產生具有各種干擾頻率的輸出頻譜,如 圖1 .在一個?先前關于互調失真的帖子 ,我們注意到低及高側三階互調產品2 f 1 – f 2 和2 f 2 – f 1 因為它們接近基本面,難以過濾,所以可能會特別麻煩。選擇一個具有高IP3評級的放大器或其他設備可以最小化這些產品的水平。
A: 你會發(fā)現(xiàn)幾個。首先,在 圖1 "藍線"代表電路的理想線性響應,而"紅線"則代表被測量的響應。我們可以繪制平行于約束實際響應的線性響應的線(圖中的虛線),然后計算非線性作為一個函數(shù)的全面輸出。在這個夸張的表示中,非線性度為+10%.對于在線性區(qū)域中工作的高質量的OP放大器,非線性度不是以百分比為單位的,而是以百萬分之一(PPM)為單位的。
無線電通信系統(tǒng)穩(wěn)步提高數(shù)據(jù)速率和總體系統(tǒng)性能。隨著性能的提高,對電力消耗的壓力越來越大。最近的一份行業(yè)報告[參考1]得出結論,典型的5G基站的耗電量為12千瓦,而LTE基站的耗電量為7千瓦。大約有5個烤面包機的額外能量被使用。(典型的2片烤面包機消耗約1000瓦。)
在這一系列中,我們回顧了在微軟的EXECL中實現(xiàn)的快速傅立葉變換(FFT),并研究了窗口功能。在最后一部分,我們將討論相位測量,但首先,讓我們回顧一下?第三部分 ,我們通過研究窗口不起作用的信號得出結論。
我們得出結論?第2部分 本系列中的一個,以我們的樣本大小,查看39.1-赫茲和38.12-赫茲余弦波的快速傅立葉變換(FFSTS)。 N =512及樣本間隔 新一代 = 1 ms ( 圖1 ).
DFT的目的是從時間的輸入函數(shù)中提取頻率信息,正如你所指出的,頻率信息在我們的結果中是不明顯的。在第一部分中,我們首先建立了一個EXERL工作表,以便在時域信號上執(zhí)行快速的傅立葉變換(FFT)。 圖1 .
是的。在工程環(huán)境中,您無疑將擁有使用示波器或數(shù)據(jù)采集系統(tǒng)獲得的離散數(shù)據(jù)集。如果你有 N 代表離散樣本 f(n) ,然后您可以使用離散傅立葉變換(DFT)返回 N 代表數(shù)據(jù)點 F(k) :
這個系列研究了相互調制,兩個頻率應用于一個非線性系統(tǒng)的過程導致系統(tǒng)產生的頻率等于輸入頻率的和與差。在第一部分 和?第2部里面,我們研究了互相調制的有用的應用,例如載波的調制和被調制載波的向上和向下轉換。我們得出結論?第三部分 通過研究互調失真(IMD)-在應該是線性的系統(tǒng)中不需要的頻率分量的出現(xiàn)。特別是,我們要求微軟的EXERL圖表功能繪制一個基礎余弦波,它引入了非諧波頻率分量。
在模擬信號鏈中實現(xiàn)高性能、高精度和一致性需要注意微妙的細節(jié)。在許多情況下,這些細節(jié)包括諸如電阻器等無源元件的絕對精度,以及由于老化、機械應力,特別是溫度變化而對元件特性產生的更微妙的影響。
前一部分討論了匹配電阻器的需要和"為什么",以及由于公差和TCR引起的錯誤。本節(jié)將過渡到它們的物理實施,并查看獲取所需匹配電阻的"方法",以最小化錯誤、與溫度有關的影響和其他變化。
在清晰、干凈、理論的二元世界中,信號只存在于兩個明確的狀態(tài),通常稱為1和0(1和0)。然而,當工程專業(yè)的學生、業(yè)余愛好者和僅限于數(shù)字的專業(yè)人士進入實際的電路和系統(tǒng)世界時,他們發(fā)現(xiàn)二進制電路有三個狀態(tài):1,0和未定義(或不確定)。
A: 在下沉時,負載的"頂部"一側(電阻或其他組件)連接到動力軌,而晶體管當開關中斷負載和地面的另一側之間的電流時, 圖1(左) .晶體管的一邊是接地的,它從動力軌上"吸收"電流,并加載到地面。由于驅動晶體管是接地的,這種電路拓撲結構通常更容易實現(xiàn)。例如,它通常在電路板上的電路之間使用。