Ubisense集團,提供實時定位系統(tǒng)(RTLS)技術,宣布其智能工廠系統(tǒng)方案已被汽車制造商戴姆勒集團采取,應用在奔馳S級豪華轎車的德國裝配線上。 根據(jù)Ubisense的陳述,戴姆勒公司首先是在拉施塔特廠進行了試點,收到
近日,Cadence設計系統(tǒng)公司宣布Renesas微系統(tǒng)有限公司已采用Cadence Encounter RTL Compiler用于綜合實現(xiàn),尤其是將復雜ASIC設計的芯片利用率提高了15%,面積減少了8.4%,加速了實現(xiàn)周期并降低了成本。Renesas微
自上而下直到物理實現(xiàn)的DSP設計流程
從IP核的提供方式上,通常將其分為軟核、固核和硬核這3類。從完成IP核所花費的成本來講,硬核代價最大;從使用靈活性來講,軟核的可復用使用性最高。1. 軟核(Soft IP Core)軟核在EDA 設計領域指的是綜合之前的寄存器傳
DSP設計流程
引言Cadence設計系統(tǒng)公司提供一種全面的SystemC TLM驅動式IP設計與驗證解決方案,包括方法學指南、高階綜合、有TLM感知的驗證以及客戶服務,推動用戶向TLM驅動設計與驗證流程轉變。下一個抽象級別建立在事務級建模(T
益華電腦(Cadence)宣布臺積電已選用益華解決方案,適用于20奈米設計基礎架構,其解決方案涵蓋Virtuoso客制/類比與Encounter RTL-to-Signoff平臺。 益華晶片實現(xiàn)事業(yè)群資深副總裁徐季平表示,益華一直與臺積電和雙方的
摘要:為適應RFID 讀寫器在不同應用系統(tǒng)中的要求,開發(fā)了一種以MSP430F149 單片機為核心的具有嵌入式以太網(wǎng)網(wǎng)絡接口的手持式RFID 讀寫器。文中介紹RFID 讀寫器中單片機與以太網(wǎng)控制器RTL8139 組成的網(wǎng)絡接口設計方法
在題為“FRID在醫(yī)療保健和藥品:全球商業(yè)戰(zhàn)略報告”的報告中,GIA把增長的主要動因歸結為用戶對額外功能需求、RFID技術進步、假冒和過期藥品的防偽需求加大等。全球工業(yè)分析公司(GIA)發(fā)布了一個新的報告,
現(xiàn)在市面上的高清播放器,很多在宣傳雙天線,信號有多強,真實情況是這樣嗎?雙天線確實能增加信號增益,但如果信號本來就弱,就算使用雙天線也不能保證信號的穩(wěn)定接收,因為WIFI技術核心不在天線,而是WIFI芯片?,F(xiàn)在
要點:1,雖然每個小組可以優(yōu)化局部功耗,但單個團隊不可能創(chuàng)建出一個低功耗設計。反之,任何一個小組都可能摧毀這種努力。2,功率估計是一種精確的科學。但是,只有當你擁有了一個完整設計和一組正確的矢量后,這種概念
基于統(tǒng)一功率格式的SoC的低功耗方案設計
檢查一個傳統(tǒng)的電路就會注意到它的標志:一個帶抽頭的電感器,它用于確定振蕩頻率,并提供維持振蕩的反饋。盡管可以方便地計算出某個額定頻率所需的總感量,但要找到耦合系數(shù)k仍有很高技術難度,并且可能需要進行實驗
前段時間在為渠道解決問題時,發(fā)現(xiàn)渠道的技術人員對于檢驗項目的條碼生成規(guī)則不清楚。程序中產(chǎn)生標本條碼有三種方式,1通過醫(yī)囑發(fā)送產(chǎn)生;2采集工作站中生成產(chǎn)生;3通過預制條碼在采集站中進行綁定產(chǎn)生。同時條碼生成的
在系統(tǒng)級芯片設計中,設計驗證是一項十分重要的工作。傳統(tǒng)的驗證方法雖然比較簡單,但對設計工程師要求很高,而且驗證時間過長。本文介紹開放式設計和驗證語言SystemC,通過該語言可實現(xiàn)RTL測試平臺的復用,降低驗證
有很多原因使我們在芯片TAPOUT之前做原型驗證,最終的目的都是盡可能高性價比的使芯片盡快推向市場。原型驗證可以使我們找出其它的驗證方法找不出的錯誤?;谠偷乃俣冉咏诂F(xiàn)實速度,原型驗證可以使我們盡早地來
引言RTL8139是臺灣Realtek半導體公司生產(chǎn)的一種快速以太網(wǎng)控制器,提供符合PCI2.2標準的接口,兼容IEEE802.3u 100BASE-T規(guī)范,支持IEEE-802.3x全雙工流量控制,支持10Mbit.s-1/100Mbit.s-1全雙工、半雙工自適應,
VxWorks系統(tǒng)下的RTL8139驅動程序改進
1、 仿真的目的: 在軟件環(huán)境下,驗證電路的行為和設想中的是否一致?! ?、 仿真的分類: a) 功能仿真:在RTL層進行的仿真,其特點是不考慮構成電路的邏輯和門的時間延遲,著重考慮電路在理想環(huán)境下的行為和
全球電子設計創(chuàng)新領先企業(yè)Cadence設計系統(tǒng)公司日前宣布推出最新版Cadence Encounter RTL-to-GDSII流程,面向高性能千兆級設計,包括在20納米最新技術節(jié)點上的新設計。這種最新的RTL-to-GDSII設計、實現(xiàn)與簽收流程是與