摘要:為了解決CORBA傳統(tǒng)傳輸協(xié)議TCP/IP的時(shí)延不確定問題,提出了使用基于點(diǎn)對(duì)點(diǎn)的包交換RapidIO協(xié)議來替代TCP/IP的方法,研究了CORBA的可插拔傳輸協(xié)議框架,從而實(shí)現(xiàn)了CORBA報(bào)文在RapidIO總線上的傳輸。測(cè)試結(jié)果顯
基于RapidIO的實(shí)時(shí)CORBA中間件實(shí)現(xiàn)
引 言 隨著社會(huì)信息交流需求的急劇增加、個(gè)人移動(dòng)通信的迅速普及,頻譜已成為越來越寶貴的資源。天線技術(shù)采用空分復(fù)用(SDMA),利用在信號(hào)傳播方向上的差別,將同頻率、同時(shí)隙的信號(hào)區(qū)分開來。它可以成倍地?cái)U(kuò)展通
過去,F(xiàn)PGA在系統(tǒng)設(shè)計(jì)中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時(shí)需要降低整個(gè)系統(tǒng)的構(gòu)建和運(yùn)營成本。功能豐富、低成本的FPGA實(shí)現(xiàn)了快速的產(chǎn)品上市時(shí)間與較短的投資回報(bào)周期,并且擁有能夠適應(yīng)不斷發(fā)展的標(biāo)準(zhǔn)的靈活性和性能。系統(tǒng)/設(shè)計(jì)工程師現(xiàn)在還擁有了一個(gè)令人興奮的、改進(jìn)的工具集來解決不斷演進(jìn)的信號(hào)處理市場(chǎng)的挑戰(zhàn)。
過去,F(xiàn)PGA在系統(tǒng)設(shè)計(jì)中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時(shí)需要降低整個(gè)系統(tǒng)的構(gòu)建和運(yùn)營成本。功能豐富、低成本的FPGA實(shí)現(xiàn)了快速的產(chǎn)品上市時(shí)間與較短的投資回報(bào)周期,并且擁有能夠適應(yīng)不斷發(fā)展的標(biāo)準(zhǔn)的靈活性和性能。系統(tǒng)/設(shè)計(jì)工程師現(xiàn)在還擁有了一個(gè)令人興奮的、改進(jìn)的工具集來解決不斷演進(jìn)的信號(hào)處理市場(chǎng)的挑戰(zhàn)。
摘要:RapidIO互連構(gòu)架是一種基于可靠性的開放式標(biāo)準(zhǔn),可應(yīng)用于連接多處理器、存儲(chǔ)器和通用計(jì)算平臺(tái)。Tundra公司的TSI578是第三代交換機(jī)芯片,可支援串行RapidIO的處理器與周邊設(shè)備互連。文中簡要介紹了基于TSI578芯
摘要:RapidIO互連構(gòu)架是一種基于可靠性的開放式標(biāo)準(zhǔn),可應(yīng)用于連接多處理器、存儲(chǔ)器和通用計(jì)算平臺(tái)。Tundra公司的TSI578是第三代交換機(jī)芯片,可支援串行RapidIO的處理器與周邊設(shè)備互連。文中簡要介紹了基于TSI578芯
移動(dòng)應(yīng)用中多媒體內(nèi)容的爆炸式增長孕育了無線網(wǎng)絡(luò)的又一次進(jìn)化。為了趕上日益增多的語音和數(shù)據(jù)通信量需求,就必須開發(fā)出高性能的系統(tǒng)。為了在競(jìng)爭(zhēng)如此激烈的市場(chǎng)上保持領(lǐng)先,系統(tǒng)設(shè)計(jì)人員必須選擇一種可擴(kuò)展的互連標(biāo)
RapidIO總線的出現(xiàn)及其體系結(jié)構(gòu)和應(yīng)用 傳統(tǒng)總線多采用并線總線的工作方式,這類總線一般分為三組:數(shù)據(jù)線,地址線和控制線。實(shí)現(xiàn)此類總線互連的器件所需引腳數(shù)較多,例如對(duì)于64位數(shù)據(jù)寬的總線,一般由64根數(shù)據(jù)線
軍事領(lǐng)域常選擇ADI公司的TS201芯片用于信號(hào)處理平臺(tái),但由于其采用基于電路交換的LINK口進(jìn)行連接,難以實(shí)現(xiàn)軍方對(duì)電子系統(tǒng)設(shè)計(jì)提出的可重構(gòu)性的需求。FPGA可以用來實(shí)現(xiàn)接口轉(zhuǎn)換功能,如果利用FPGA將基于電路交換的LINK口轉(zhuǎn)換成基于包交換的其他形式的接口,就能在不改變硬件連接的基礎(chǔ)上,實(shí)現(xiàn)DSP系統(tǒng)的重構(gòu)。本文介紹了一種基于串行RapidIO技術(shù)的可重構(gòu)的信號(hào)處理平臺(tái),并對(duì)其中核心的FPGA的邏輯設(shè)計(jì)進(jìn)行了討論。
軍事領(lǐng)域常選擇ADI公司的TS201芯片用于信號(hào)處理平臺(tái),但由于其采用基于電路交換的LINK口進(jìn)行連接,難以實(shí)現(xiàn)軍方對(duì)電子系統(tǒng)設(shè)計(jì)提出的可重構(gòu)性的需求。FPGA可以用來實(shí)現(xiàn)接口轉(zhuǎn)換功能,如果利用FPGA將基于電路交換的LINK口轉(zhuǎn)換成基于包交換的其他形式的接口,就能在不改變硬件連接的基礎(chǔ)上,實(shí)現(xiàn)DSP系統(tǒng)的重構(gòu)。本文介紹了一種基于串行RapidIO技術(shù)的可重構(gòu)的信號(hào)處理平臺(tái),并對(duì)其中核心的FPGA的邏輯設(shè)計(jì)進(jìn)行了討論。
模塊化設(shè)計(jì)需要使用具有標(biāo)準(zhǔn)接口的標(biāo)準(zhǔn)元件。串行緩沖器可以解決幀樣本比較問題,預(yù)處理交換芯片可以解決吞吐量密集的數(shù)據(jù)處理和交換問題。采用串行 RapidIO 的組合可為用戶提供完整的處理和存儲(chǔ)解決方案,幫助其具成本效益地向終端客戶提供先進(jìn)的 DSP 密集無線服務(wù),如視頻、語音和數(shù)據(jù)。
本文提出的無線基站基帶系統(tǒng)架構(gòu)具有高計(jì)算速率,高帶寬,可行性和可擴(kuò)展性等特點(diǎn)。此系統(tǒng)架構(gòu)已實(shí)際應(yīng)用到WiMAX BBU系統(tǒng),還可用于多種無線信號(hào)處理模塊,如雷達(dá)干擾系統(tǒng)等。在不同的嵌入式系統(tǒng)中各個(gè)處理器的任務(wù)分工會(huì)有所不同,SRIO技術(shù)的實(shí)現(xiàn)也具有很大的靈活性,比如:可以用Direct I/O邏輯模式或者message模式實(shí)現(xiàn)通信等。
本文將討論串行RapidIO交換機(jī)結(jié)構(gòu),特別是新型IDT預(yù)處理交換(PPS)在支持DSP、FPGA或ASIC等關(guān)鍵元件在無線基礎(chǔ)設(shè)施解決方案的開發(fā)方面的優(yōu)勢(shì)。這可以通過一個(gè)針對(duì)未來基帶卡(baseband card)的理想架構(gòu)來展示,基帶卡是無線設(shè)備供應(yīng)商試圖改善性能并降低成本的關(guān)鍵部分之一。我們將詳細(xì)討論這個(gè)關(guān)鍵系統(tǒng),以及與這些新系統(tǒng)有關(guān)的板卡級(jí)問題,并為設(shè)計(jì)者提出利用集中式基帶交換機(jī)(baseband switch)的并行功能來獲得最高性能效率的建議。
模塊化設(shè)計(jì)需要使用具有標(biāo)準(zhǔn)接口的標(biāo)準(zhǔn)元件。串行緩沖器可以解決幀樣本比較問題,預(yù)處理交換芯片可以解決吞吐量密集的數(shù)據(jù)處理和交換問題。采用串行 RapidIO 的組合可為用戶提供完整的處理和存儲(chǔ)解決方案,幫助其具成本效益地向終端客戶提供先進(jìn)的 DSP 密集無線服務(wù),如視頻、語音和數(shù)據(jù)。
本文提出的無線基站基帶系統(tǒng)架構(gòu)具有高計(jì)算速率,高帶寬,可行性和可擴(kuò)展性等特點(diǎn)。此系統(tǒng)架構(gòu)已實(shí)際應(yīng)用到WiMAX BBU系統(tǒng),還可用于多種無線信號(hào)處理模塊,如雷達(dá)干擾系統(tǒng)等。在不同的嵌入式系統(tǒng)中各個(gè)處理器的任務(wù)分工會(huì)有所不同,SRIO技術(shù)的實(shí)現(xiàn)也具有很大的靈活性,比如:可以用Direct I/O邏輯模式或者message模式實(shí)現(xiàn)通信等。
本文將討論串行RapidIO交換機(jī)結(jié)構(gòu),特別是新型IDT預(yù)處理交換(PPS)在支持DSP、FPGA或ASIC等關(guān)鍵元件在無線基礎(chǔ)設(shè)施解決方案的開發(fā)方面的優(yōu)勢(shì)。這可以通過一個(gè)針對(duì)未來基帶卡(baseband card)的理想架構(gòu)來展示,基帶卡是無線設(shè)備供應(yīng)商試圖改善性能并降低成本的關(guān)鍵部分之一。我們將詳細(xì)討論這個(gè)關(guān)鍵系統(tǒng),以及與這些新系統(tǒng)有關(guān)的板卡級(jí)問題,并為設(shè)計(jì)者提出利用集中式基帶交換機(jī)(baseband switch)的并行功能來獲得最高性能效率的建議。
SRIO 正出現(xiàn)在大量新應(yīng)用中,主要以有線和無線應(yīng)用中的 DSP 為中心。在 Xilinx 器件中實(shí)現(xiàn) SRIO 架構(gòu)的主要優(yōu)勢(shì)包括:整個(gè) SRIO 端點(diǎn)解決方案的可用性;靈活性和可擴(kuò)展性,便于使用同樣的硬件和軟件架構(gòu)制成不同級(jí)別的產(chǎn)品;通過新 GTP 收發(fā)器和 65 nm 技術(shù)實(shí)現(xiàn)了低功耗;通過 CORE Generator 軟件 GUI 工具輕松進(jìn)行配置;與業(yè)界領(lǐng)先的供應(yīng)商間的硬件協(xié)同工作能力經(jīng)過了驗(yàn)證,支持其器件上的 SRIO 連接; 通過使用 PCIe 和 TEMAC 等集成 I/O 模塊,實(shí)現(xiàn)了系統(tǒng)集成,從而降低了總體系統(tǒng)成本。
EMIF64 是由 Texas Instruments 開發(fā)的一款專利接口,在業(yè)內(nèi)應(yīng)用多年,反響良好。但是,EMIF64 現(xiàn)正用于從未嘗試的 DSP 至 DSP 連接等應(yīng)用。本文闡述了與以相同有效帶寬運(yùn)行的串行 RapidIO交換器相比,采用 FPGA 的八端口 EMIF64 交換器具有的優(yōu)缺點(diǎn)。
更新傳統(tǒng)接口——串行RapidIO交換器的應(yīng)用優(yōu)勢(shì)