RAM(隨機(jī)存取存儲(chǔ)器 是一種在電子系統(tǒng)中應(yīng)用廣泛的器件,通常用于數(shù)據(jù)和程序的緩存。隨著半導(dǎo)體工業(yè)的發(fā)展,RAM獲得了飛速的發(fā)展,從RAM、DRAM?(Dynamic RAM,即動(dòng)態(tài)RAM
介紹一種以FPGA(Field Programmable Gate Array)為核心,基于硬件描述語(yǔ)言VHDL的數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)。在介紹頻率測(cè)量的原理和測(cè)量方法的基礎(chǔ)上,針對(duì)所設(shè)計(jì)的頻率計(jì)需簡(jiǎn)單易用的要求,采用FPGA和簡(jiǎn)單的外圍電路使系統(tǒng)具有體積小、可靠性高、靈活性強(qiáng)及價(jià)格低廉等特點(diǎn),同時(shí)還具有易于升級(jí)的特點(diǎn)。
介紹了一種用CPLD(復(fù)雜可編程邏輯器件)作為核心控制電路的測(cè)試系統(tǒng)接口,通過(guò)時(shí)cPLD和竹L電路的比較及cPLD在系統(tǒng)中實(shí)現(xiàn)的強(qiáng)大功能,論述了CPLD在測(cè)試系統(tǒng)接口中應(yīng)用的可行性和優(yōu)越性,簡(jiǎn)單介紹了vHDL在CPLD設(shè)計(jì)中的應(yīng)用。實(shí)驗(yàn)證明用CPLD實(shí)現(xiàn)的電路具有集成度高、靈活性強(qiáng)、可靠性高、易于升級(jí)和擴(kuò)展等特點(diǎn)。給出了主要電路圖和時(shí)序仿真圖。
隨著集成電路技術(shù)的高速發(fā)展,VHDL已成為設(shè)計(jì)數(shù)字硬件時(shí)常用的一種重要手段。介紹EDA技術(shù)及VHDL語(yǔ)言特點(diǎn),以串行加法器為例,分析串行加法器的工作原理,提出了一種基于VHDL語(yǔ)言的加法器設(shè)計(jì)思路,給出串行加法器VHDL源代碼,并在MAX+PLUSII軟件上進(jìn)行仿真通過(guò)。
Petri網(wǎng)是異步并發(fā)現(xiàn)象建模的重要工具,Petri網(wǎng)的硬件實(shí)現(xiàn)將為并行控制器的設(shè)計(jì)提供一種有效的途徑.本文在通用的EDA軟件Max+PlusII中,研究了基本Petri網(wǎng)和時(shí)延Petrii網(wǎng)的硬件實(shí)現(xiàn),用VHDL語(yǔ)言分別建立了庫(kù)所和變遷元件。最后給出了一個(gè)時(shí)延Petri網(wǎng)系統(tǒng)實(shí)例,通過(guò)調(diào)用元件庫(kù)中的Petri網(wǎng)元件,繪制了系統(tǒng)電路圖,仿真結(jié)果證明了Petri網(wǎng)元件設(shè)計(jì)的正確性。
剛畢業(yè)的時(shí)候,我年少輕狂,以為自己已經(jīng)可以獨(dú)當(dāng)一面,廟堂之上所學(xué)已經(jīng)足以應(yīng)付業(yè)界需要。然而在后來(lái)的工作過(guò)程中,我認(rèn)識(shí)了很多牛人,也從他們身上學(xué)到了很多,從中總結(jié)
心率計(jì)是常用的醫(yī)學(xué)檢查設(shè)備,實(shí)時(shí)準(zhǔn)確的心率測(cè)量在病人監(jiān)控、臨床治療及體育競(jìng)賽等方面都有著廣泛的應(yīng)用。心率測(cè)量包括瞬時(shí)心率測(cè)量和平均心率測(cè)量。瞬時(shí)心率不僅能夠反映心率的快慢。同時(shí)能反映心率是否勻齊;
1 引言隨著電子技術(shù)和計(jì)算機(jī)技術(shù)的迅猛發(fā)展,國(guó)內(nèi)開(kāi)展先進(jìn)飛機(jī)配電系統(tǒng)研究的技術(shù)手段已比國(guó)外八十年代好得多, 對(duì)固態(tài)功控系統(tǒng)研究,就是基于目前飛機(jī)配電系統(tǒng)的發(fā)展應(yīng)運(yùn)而生
DS1820是美國(guó)DALLAS公司生產(chǎn)的一種單總線(1-wire)數(shù)字溫度傳感器,采用1-wire總線通信協(xié)議。具有獨(dú)特的單總線通信方式以及較高的測(cè)量精度,從而獲得了廣泛應(yīng)用。參考文獻(xiàn)[1
隨著科學(xué)研究與技術(shù)開(kāi)發(fā)市場(chǎng)化,采用傳統(tǒng)電子設(shè)計(jì)手段在較短時(shí)間內(nèi)完成復(fù)雜電子系統(tǒng)設(shè)計(jì),已經(jīng)越來(lái)越難完成了。EDA(EleCTRonICs Design Automation)技術(shù)是隨著集成電路和
摘要:本文介紹了一種基于FPGA的多數(shù)值分頻器的設(shè)計(jì),該分頻器可以實(shí)現(xiàn)占空比及分頻系數(shù)可調(diào),其分頻數(shù)值可以是整數(shù)、小數(shù)和分?jǐn)?shù)。文章給出了使用Altera公司的Cyelon eII系
摘要:基于曲面線接觸加工中全軟件數(shù)控系統(tǒng)實(shí)現(xiàn)多軸運(yùn)動(dòng)控制的目的,介紹了一種基于單片機(jī)+FPGA的多軸運(yùn)動(dòng)控制卡的設(shè)計(jì)方法,該卡可以實(shí)現(xiàn)五軸控制。采用模塊化的設(shè)計(jì)思想設(shè)
數(shù)字化是電子設(shè)計(jì)發(fā)展的必然趨勢(shì),EDA 技術(shù)綜合了計(jì)算機(jī)技術(shù)、集成電路等在不斷向前發(fā)展,給電子設(shè)計(jì)領(lǐng)域帶來(lái)了一種全新的理念。本文筆者首先簡(jiǎn)單對(duì)EDA 技術(shù)的概念做了一個(gè)
DS1820是美國(guó)DALLAS公司生產(chǎn)的一種單總線(1- wire)數(shù)字溫度傳感器,采用1-wire總線通信協(xié)議。具有獨(dú)特的單總線通信方式以及較高的測(cè)量精度,從而獲得了廣泛應(yīng)用。參考文獻(xiàn)
某定向設(shè)備采用多普勒效應(yīng)測(cè)向原理,即當(dāng)天線振子做圓周運(yùn)動(dòng)時(shí),天線振子本身與目標(biāo)信號(hào)源就會(huì)產(chǎn)生相對(duì)速度,使振子感應(yīng)到的信號(hào)產(chǎn)生了多普勒頻移,通過(guò)對(duì)振子感應(yīng)信號(hào)相位的處理,從而達(dá)到測(cè)向的目的。而為了提高天
上周我跟我同事說(shuō),“ 兩種語(yǔ)言阻礙了嵌入式系統(tǒng)開(kāi)發(fā)人員和軟件工程師借助Zynq SOCs來(lái)提升系統(tǒng)性能。”那就是“Verilog” 和 “VHDL”正如期待那樣,這已經(jīng)得到了解決—因?yàn)镾D
80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場(chǎng)的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動(dòng)產(chǎn)
西安航空職業(yè)技術(shù)學(xué)院 李軍法1 引言隨著社會(huì)的發(fā)展。使用電梯越來(lái)越普遍,已從原來(lái)只在商業(yè)大廈、賓館過(guò)渡到在辦公室、居民樓等多種建筑中,并且對(duì)電梯功能的要求也不斷提高,其相應(yīng)控制方式也在不斷發(fā)生變化。電梯的
用CPLD設(shè)計(jì)所構(gòu)成的CPI接口系統(tǒng)具有簡(jiǎn)潔、可靠等優(yōu)點(diǎn),是一種行之有效的設(shè)計(jì)途徑。很多技術(shù)雜志和網(wǎng)站上,都有不少用CPLD設(shè)計(jì)PCI 常規(guī)傳輸系統(tǒng)的文章。但用這些方法在MzxPlusII、Fundition等環(huán)境下進(jìn)行模擬仿真時(shí),