DSP(Digital Signal Processing)即數(shù)字信號處理技術(shù),DSP芯片即指能夠?qū)崿F(xiàn)數(shù)字信號處理技術(shù)的芯片。DSP芯片的內(nèi)部采用程序和數(shù)據(jù)分開的哈佛結(jié)構(gòu)
數(shù)字濾波器是由數(shù)字乘法器、加法器和延時單元組成的一種算法或裝置。數(shù)字濾波器的功能是對輸入離散信號的數(shù)字代碼進行運算處理,以達到改變信號頻譜的目的。
乘法器在通信電路中的應(yīng)用 普通振幅調(diào)制 雙邊帶調(diào)制 單邊帶調(diào)制 單邊帶調(diào)幅解調(diào)
將模擬乘法器和高邊電流檢測放大器相結(jié)合,能夠在筆記本電腦或其他便攜儀器中實現(xiàn)電池充、放電電流的測量。本文討論將ADC的基準電壓加到模擬乘法器的一個輸入端,以提高電流
本文提出了一種高頻四象限電流乘法器。該乘法器電路結(jié)構(gòu)對稱。提出的乘法器電路工作在±1.18 V的電源電壓下。由于從輸人端到地的低寄生電容,該電路可以工作在高頻條
隨著家庭用電設(shè)備越來越多,大量的電流諧波分量倒流入電網(wǎng),造成電網(wǎng)的諧波“污染”。為了抑制這些電流諧波分量,采用功率因素校正技術(shù)(PFC)。目前對功率因素校
摘要:設(shè)計了一種支持IEEE754浮點標準的32位高速流水線結(jié)構(gòu)浮點乘法器。該乘法器采用新型的基4布思算法,改進的4:2壓縮結(jié)構(gòu)和部分積求和電路,完成Carry Save形式的部分積壓縮,再由Carry Look-ahead加法器求得乘積。時
為什么不能將乘法器用作調(diào)制器或混頻器?它們不是一回事嗎?并非如此,了解它們之間的區(qū)別十分重要。乘法器有兩個模擬輸入,輸出與兩個輸入幅度的乘積成比例。VOUT = K × VIN1 × VIN2其中,K是維數(shù)為1/V的
雖然許多有關(guān)調(diào)制的描述都將其描繪成一種乘法過程,但實際情況更為復(fù)雜。 首先,為清晰起見,若信號Acos(ωt)和未調(diào)制的載波cos(ωt)施加于理想乘法器的兩
近年來,隨著集成芯片制造技術(shù)的發(fā)展,可編程邏輯器件(PLD)在速度和集成度兩方面得到了飛速提高。由于它具有功耗低、體積小、集成度高、速度快、開發(fā)周期短、費用低、用戶可定義功能及可重復(fù)編程和擦寫等許多優(yōu)點,應(yīng)
如圖所示為有負載驅(qū)動能力的乘法電路。由乘法器MPY600和高速緩沖器OPA633組成具有負載驅(qū)動能力的乘法器電路如圖(a)所示,其輸入輸出關(guān)系為:Vo=VxVy/2Vo輸出的電壓經(jīng)高速緩沖器OPA633后輸出,可帶動有容性的負載。電
讓你說出知道的芯片的名稱,你可能會一時想不起,也不能一一羅列DSP芯片都有哪些?;蛟S是對DSP芯片深刻的了解才了然于心,由于種種原因的忘卻;或許是因為大家在說DSP芯片好,既然大家都說好,那才是真的好,至
修正穩(wěn)定時間電路可獲得它聲稱的性能。這些修正可粗略地分為四種預(yù)定類別。它們是:電流開關(guān)橋驅(qū)動脈沖整形,電路延遲,采樣門脈沖純度,以及采樣門饋通/dc 調(diào)整。修正工作需要相當仔細地挑選儀器,還要有謹慎的寬
O 引言 電路中的功率消耗源主要有以下幾種:由邏輯轉(zhuǎn)換引起的邏輯門對負載電容充、放電引起的功率消耗;由邏輯門中瞬時短路電流引起的功率消耗;由器件的漏電流引起的消耗,并且每引進一次新的制造技術(shù)會導(dǎo)致漏電流
標簽:FPGA 無線基站基于WiMax及其派生標準的新興寬帶無線協(xié)議需要越來越高的吞吐量和數(shù)據(jù)速率。這些協(xié)議提出的快速芯片速率和數(shù)字射頻處理可以在使用FPGA方案的硬件上得到最佳的實現(xiàn)。FPGA非常適合作為高性能、高性
LED驅(qū)動電源目前正朝著高功率因數(shù)、高輸出電流精度、高效率、高可靠性和低成本、小尺寸方向發(fā)展,因此,帶PFC(功率因數(shù)校正)的原邊電流反饋 準諧振技術(shù)方案已漸漸成為市場主流。現(xiàn)有的照明用LED驅(qū)動電源目前標準仍有
修正穩(wěn)定時間電路可獲得它聲稱的性能。這些修正可粗略地分為四種預(yù)定類別。它們是:電流開關(guān)橋驅(qū)動脈沖整形,電路延遲,采樣門脈沖純度,以及采樣門饋通/dc 調(diào)整。修正工作需要相當仔細地挑選儀器,還要有謹慎的寬