開工率上升至80%左右,這得益于在滿負(fù)荷狀態(tài)下持續(xù)增加新產(chǎn)品開發(fā) 全球200多個客戶公司和每年開發(fā)約600款新產(chǎn)品 獲得BCDMOS(復(fù)合電壓元件)技術(shù)認(rèn)證,成為業(yè)界一流企業(yè) DB HiTek在中國大陸IC設(shè)計公司中的地位與TSMC相提并論 韓國首爾202...
臺積電(TSMC)公布2022年第三季度業(yè)績。第三季度合并營收為6131.4億元新臺幣,上年同期為4146.7億元新臺幣,同比增長47.9%,環(huán)比增長14.8%;凈利潤2808.7億元新臺幣,上年同期新臺幣1562.6億元。同比增長79.7%,環(huán)比增長18.5%。第三季度,臺積電...
臺積電(TSMC)宣布將全年資本支出下調(diào)至360億美元,這也是繼三個月前第一次下修后,再一次下調(diào)資本支出預(yù)測,降幅約兩成,被市場視為半導(dǎo)體市場放緩的重要訊號。此前預(yù)估的2022年資本支出目標(biāo)400億至440億美元。臺積電調(diào)降資本開支的主因是近期半導(dǎo)體庫存調(diào)整超乎預(yù)期,加上通貨膨脹...
12月2日,TrendForce集邦咨詢發(fā)布報告稱,隨著晶圓代工廠新增產(chǎn)能逐步放量,以及平均售價持續(xù)拉漲帶動,第三季度晶圓代工產(chǎn)值高達(dá)272.8億美元,季增11.8%,已連續(xù)九個季度創(chuàng)下歷史新高。其中,臺積電(TSMC)在蘋果iPhone新機發(fā)布帶動下,第三季度營收達(dá)148.8億...
針對華為芯片代工轉(zhuǎn)單中芯國際的傳聞,臺積電今天回應(yīng)稱,不擔(dān)心市場份額會下降,反而會增加。 作為國內(nèi)最大的半導(dǎo)體芯片設(shè)計公司,華為的芯片制造幾乎都是臺積電TSMC代工的,包括最新的5G芯片,除了目前的麒
臺積電,是全球第一大晶圓代工公司,最近幾年來臺積電率先推出新一代制程工藝,風(fēng)頭比以往的半導(dǎo)體大哥Intel還要勁,尤其是2018年率先量產(chǎn)7nm工藝以來,臺積電成了香餑餑,蘋果、華為、AMD等公司都要
?Mentor,a Siemens business日前宣布,其Tanner?模擬/混合信號(AMS)設(shè)計工具—Tanner S-Edit原理圖輸入工具和Tanner L-Edit版圖編輯器—現(xiàn)已獲得認(rèn)證,可用于TSMC的可互操作的PDK(iPDK),適用于廣泛的TSMC專有工藝技術(shù),以實現(xiàn)高產(chǎn)量的模擬IC設(shè)計。
蘋果去年開始聯(lián)合供應(yīng)鏈的合作伙伴一起搞環(huán)保生產(chǎn),而在最新的公布中,蘋果表示已經(jīng)有44家供應(yīng)商支持了他們的清潔能源生產(chǎn)。
Arm、Cadence Design Systems, Inc. (NASDAQ: CDNS) 和Xilinx, Inc. (NASDAQ: XLNX)今日宣布,聯(lián)合推出基于全新Armò Neoverse™ N1的系統(tǒng)開發(fā)平臺,該平臺將面向下一代云到邊緣基礎(chǔ)設(shè)施,并已在TSMC7納米FinFET工藝上得到全面硅驗證。
新思科技(Synopsys, Inc.)宣布,新思科技Design Platform全面支持TSMC WoW直接堆疊和 CoWoS®先進(jìn)封裝技術(shù)。Design Platform支持與3D IC參考流程相結(jié)合,幫助用戶在移動計算、網(wǎng)絡(luò)通信、消費和汽車電子等應(yīng)用中部署高性能、高連接性的多裸晶芯片技術(shù)。
新思科技(Synopsys, Inc.)宣布,推出支持TSMC 7nm FinFET工藝技術(shù)的汽車級DesignWare®Controller和PHY IP。DesignWare LPDDR4x、MIPI CSI-2、D-PHY、PCI Express 4.0以及安全I(xiàn)P在TSMC 7nm工藝技術(shù)實現(xiàn)了先進(jìn)的汽車設(shè)計規(guī)則,以滿足ADAS和自動駕駛芯片的可靠性及運行要求.
Synopsys設(shè)計平臺獲得TSMC工藝認(rèn)證,支持高性能7-nm FinFET Plus工藝技術(shù),已成功用于客戶的多個設(shè)計項目。 針對7-nm FinFET Plus工藝的極紫外光刻技術(shù),IC Compiler II 進(jìn)行了專門的優(yōu)化,進(jìn)一步節(jié)省芯片面積。 采用TSMC的Wafer-on-Wafer®(WoW)技術(shù),平臺內(nèi)全面支持多裸晶芯片堆疊集成,從而提高生產(chǎn)效率,加快實現(xiàn)大批量生產(chǎn)。
Mentor, a Siemens business 今日宣布 Mentor Calibre® nmPlatform 和 Analog FastSPICE™ (AFS™) Platform 獲得 TSMC 12nm FinFET Compact Technology (12FFC) 和最新版本 7nm FinFET Plus 工藝的認(rèn)證。Nitro-SoCTM 布局和布線系統(tǒng)也通過了認(rèn)證,可以支持 TSMC 的 12FFC 工藝技術(shù)。
新思科技近日宣布:與臺灣集成電路制造股份有限公司(TSMC)共同開發(fā)用于TSMC 12FFC制程的DesignWare®接口、模擬及基礎(chǔ)IP。
楷登電子近日正式宣布與臺灣積體電路制造股份有限公司(TSMC)取得的多項合作成果,進(jìn)一步強化面向移動應(yīng)用與高性能計算(HPC)平臺的7nm FinFET工藝創(chuàng)新。Cadence® 數(shù)字簽核與定制/模擬電路仿真工具獲得TSMC 7nm工藝 v1.0設(shè)計規(guī)則手冊(DRM)認(rèn)證及SPICE認(rèn)證。合作期間,Cadence開發(fā)了包括多種解決方案的全新工藝設(shè)計包(PDK),進(jìn)一步實現(xiàn)功耗、性能和面積(PPA)優(yōu)化。
內(nèi)容概要:·憑借為TSMC 7nm工藝打造的定制/模擬電路仿真與數(shù)字工具套件,Cadence獲得TSMC v1.0設(shè)計認(rèn)證及SPICE認(rèn)證。該套件旨在優(yōu)化移動應(yīng)用與高性能應(yīng)用的計算設(shè)
楷登電子(美國 Cadence 公司)今日正式公布其與臺灣積體電路制造股份有限公司(TSMC)全新12nm FinFET緊湊型(12FFC)工藝技術(shù)開發(fā)的合作內(nèi)容。憑借Cadence® 數(shù)字與Signoff解決方案、定制/模擬電路仿真解決方案及IP,系統(tǒng)級芯片(SoC)設(shè)計師可以利用12FFC工藝開發(fā)正在快速發(fā)展的中端移動和高端消費電子應(yīng)用。上述應(yīng)用對PPA性能(功耗、性能和面積)的要求更高,為此,Cadence正與12FFC工藝的早期客戶開展緊密合作。
對TSMC臺積電來說,他們的工藝之前確實落后Intel一兩代,但在10nm節(jié)點開始彎道超車,未來的工藝發(fā)展速度更是(官方宣傳中)超過了Intel,2018年打算量產(chǎn)7nm,而2019年則會試產(chǎn)5nm工藝,現(xiàn)在也著手研發(fā)更先進(jìn)的3nm工藝了。
Mentor Graphics 公司宣布,TSMC 擴展與 Mentor Graphics 的合作,將 Xpedition® Enterprise 平臺與 Calibre® 平臺相結(jié)合,在多芯片和芯片-DRAM 集成應(yīng)用中為 TSMC 的InFO(集成扇出)封裝技術(shù)提供設(shè)計和驗證。
2015年Intel、三星、TSMC都已量產(chǎn)16/14nm FinFET工藝,下一個節(jié)點是明年的10nm,而10nm之后的半導(dǎo)體制造工藝公認(rèn)越來越復(fù)雜,難度越來越高,甚至可能讓摩爾定律失效,需要廠商拿出更多投資研發(fā)新技術(shù)新材料。