摘要:在雷達設(shè)計中,需要對接收到的信號首先進行模數(shù)轉(zhuǎn)換,其轉(zhuǎn)換速度和準確性直接決定了之后FFT等運算的準確性,最終影響雷達測量精度。介紹了一種基于FPGA,利用芯片ADS7890實現(xiàn)一種快速14位串行AD轉(zhuǎn)換,對系統(tǒng)的
當今的世界是一個充斥著海量數(shù)據(jù)的世界。人們的生活從中獲益頗多,但系統(tǒng)設(shè)計者面臨的壓力卻日益增大,為模擬數(shù)字轉(zhuǎn)換器(ADC)挑選合適的驅(qū)動器就是一個重要課題。作為聯(lián)系現(xiàn)實世界和數(shù)據(jù)世界重要橋梁的ADC,往往要
高精度ADC的采樣率不高,測試關(guān)鍵是要有高精度的信號源。而高速ADC測試是一項更具挑戰(zhàn)性的工作,其中采樣時鐘的Jitter和高速數(shù)字接口是兩個必須面對的難題。 采樣時鐘的Jitter(抖動)問題 隨著輸入信號和采樣頻率
在高速數(shù)據(jù)采集中,高速ADC的選用和數(shù)據(jù)的存儲是兩個關(guān)鍵問題。本文介紹一種精度為12位、采樣速率達25Msps的高速模數(shù)轉(zhuǎn)換器AD9225,并給出其與8位RAM628512存儲器的接口電路。由于存儲操作的寫信號線是關(guān)鍵所在,故給出
目前許多高性能ADC設(shè)計均采用差分輸入。全差分ADC設(shè)計具有共模抑制性能出色、二階失真產(chǎn)物較少、直流調(diào)整算法簡單的優(yōu)點。盡管可以單端驅(qū)動,但全差分驅(qū)動器通常可以優(yōu)化整體性能。 差分設(shè)計固有的低二階失真產(chǎn)物
采用脈沖信號的產(chǎn)品方陣不斷增長,包括當前能效更高的IC、開關(guān)電源和逆變器,乃至LED模塊和子組件;相應的,對于這些最終產(chǎn)品而言,其分立的組成部件在脈沖條件下的測量變得極為重要。僅具備DC源輸出能力的測試儀器給
采用脈沖信號的產(chǎn)品方陣不斷增長,包括當前能效更高的IC、開關(guān)電源和逆變器,乃至LED模塊和子組件;相應的,對于這些最終產(chǎn)品而言,其分立的組成部件在脈沖條件下的測量變得極為重要。僅具備DC源輸出能力的測試儀器給
21ic訊 Analog Devices Inc. (ADI),最近宣布其市場領(lǐng)先的數(shù)據(jù)轉(zhuǎn)換器產(chǎn)品系列新增四款高速模數(shù)轉(zhuǎn)換器(ADC):兩款8通道轉(zhuǎn)換器和兩款4通道轉(zhuǎn)換器。這些轉(zhuǎn)換器專為醫(yī)療成像和通信應用而設(shè)計,具有高通道密度、低功耗和小
21ic訊 Analog Devices Inc. (ADI),最近宣布其市場領(lǐng)先的數(shù)據(jù)轉(zhuǎn)換器產(chǎn)品系列新增四款高速 模數(shù)轉(zhuǎn)換器(ADC):兩款8通道轉(zhuǎn)換器和兩款4通道轉(zhuǎn)換器。這些轉(zhuǎn)換器專為醫(yī)療成像和通信應用而設(shè)計,具有高通道密度、低功耗和
如今,高速模數(shù)轉(zhuǎn)換器(ADC)的種類和供應商眾多,要選擇一款合適的產(chǎn)品可能并非易事。當您縮小搜索范圍后,最終的抉擇往往是選取緩沖型還是無緩沖型(開關(guān)電容)轉(zhuǎn)換器。尺寸和功耗受限的應用通常傾向于無緩沖型。無論做
您在測試ADC的SNR時,您可能會連接一個低抖動時鐘器件到轉(zhuǎn)換器的時鐘輸入引腳,并施加一個適度低噪的輸入信號。如果您并未從您的轉(zhuǎn)換器獲得SNR產(chǎn)品說明書標稱性能,則說明存在一些噪聲誤差源。如果您確信您擁有低噪聲
21ic訊 Analog Devices Inc. (ADI)最近推出新款單通道和雙通道 14位、高速模數(shù)轉(zhuǎn)換器AD9642和AD9648 。這些緊湊、高性價比、功能靈活的器件具有高速和高精度特性,可有效用于通信、儀器儀表、測試和測量應用。新款轉(zhuǎn)
本文解釋了數(shù)字反饋,并討論了一種新的創(chuàng)新性 ADC,這種 ADC 內(nèi)置了一些功能,在良好設(shè)計的布局也許不足以解決問題的情況下,這些功能可用來克服數(shù)字反饋。
本文的目的就在于突出不同廠商或同一廠商在為不同的高速模數(shù)轉(zhuǎn)換器 (ADC) 撰寫產(chǎn)品說明書時所采用的標準之間的差異。表 1 是選擇正確器件時可以使用的速查表。 表 1 選擇高速 ADC 的速查表 dB、dBc 與 dB
摘要:該應用筆記論述了如何選擇適當?shù)淖儔浩骱蜔o源元件,并在不犧牲高速ADC動態(tài)性能的情況下獲得較寬的輸入頻響的增益平坦度。 對于較高IF的模/數(shù)轉(zhuǎn)換器(ADC),正確選擇板級元器件是滿足高動態(tài)性能和較寬增益平坦
摘要:本應用筆記描述了變壓器原邊端接和副邊端接的區(qū)別,通常用于前置高速模/數(shù)轉(zhuǎn)換器(ADC)的信號調(diào)理鏈路。本文詳細說明了在較高中頻(IF)的應用中,兩種端接對高速ADC增益平坦度和動態(tài)范圍的影響。 正確選擇輸入
和一個產(chǎn)品的任何其他方面一樣,產(chǎn)品說明書也可以得到不斷的改進,廠商正努力地詳細闡明產(chǎn)品說明書1。然而,市場上已經(jīng)遺留了許多產(chǎn)品/產(chǎn)品說明書版本,對新版本或者更早的版本來說,不同標準的采用也取決于不同的因
本文介紹對于了解高速ADC電源設(shè)計至關(guān)重要的各種測試測量方法。為了確定轉(zhuǎn)換器對供電軌噪聲影響的敏感度,以及確定供電軌必須處于何種噪聲水平才能使ADC實現(xiàn)預期性能,有兩種測試十分有用:一般稱為電源抑制比(PSRR
為使高速模數(shù)轉(zhuǎn)換器發(fā)揮最高性能,必須為其提供干凈的直流電源。高噪聲電源會導致信噪比(SNR)下降和/或ADC輸出中出現(xiàn)不良的雜散成分。本文將介紹有關(guān)ADC電源域和靈敏度的背景知識,并討論為高速ADC供電的基本原則。
在高速數(shù)據(jù)采集中,高速ADC的選用和數(shù)據(jù)的存儲是兩個關(guān)鍵問題。本文介紹一種精度為12位、采樣速率達25Msps的高速模數(shù)轉(zhuǎn)換器AD9225,并給出其與8位RAM628512存儲器的接口電路。由于存儲操作的寫信號線是關(guān)鍵所在,故給出