本文以16-QAM RF發(fā)射數(shù)據(jù)泵的設計為例,介紹利用FPGA設計數(shù)字濾波器的技巧和器件選擇方法,說明執(zhí)行分布式計算時FPGA比DSP的優(yōu)越之處。
本文以16-QAM RF發(fā)射數(shù)據(jù)泵的設計為例,介紹利用FPGA設計數(shù)字濾波器的技巧和器件選擇方法,說明執(zhí)行分布式計算時FPGA比DSP的優(yōu)越之處。
過對TI公司TMS320C5000系列DSP HPI總線和PC104總線時序的分析,以VHDL語言為工具,使用Altera的FPGA芯片EP1K50,設計完成PCI04總線和DSP HPI總線之間的通信接口,并在一款以TMS320VC5409DSP為數(shù)據(jù)采集處理器、研華嵌入式工控主板PCM-5825為系統(tǒng)主板組成的嵌入式數(shù)據(jù)采集系統(tǒng)申得到了運用;給出與整個接口設計相關的VHDL源代碼和在PCM-5825上驗證接口設計的X86匯編語言程序。
過對TI公司TMS320C5000系列DSP HPI總線和PC104總線時序的分析,以VHDL語言為工具,使用Altera的FPGA芯片EP1K50,設計完成PCI04總線和DSP HPI總線之間的通信接口,并在一款以TMS320VC5409DSP為數(shù)據(jù)采集處理器、研華嵌入式工控主板PCM-5825為系統(tǒng)主板組成的嵌入式數(shù)據(jù)采集系統(tǒng)申得到了運用;給出與整個接口設計相關的VHDL源代碼和在PCM-5825上驗證接口設計的X86匯編語言程序。
設計了一種基于FPGA的HDLC協(xié)議控制系統(tǒng)?該系統(tǒng)可有效利用FPGA片內硬件資源,無需外圍電路,高度集成且操作簡單。重點對協(xié)議的CRC校驗及“0”比特插入模塊進行了介紹,給出了相應的VHDL代碼及功能仿真波形圖。
誠然,我是初生牛犢,工作到下月才三年!當然,也許我的薪水一班人覺得還過得去,6k5/月,浮動0.5k的項目獎,同時公司負責住的。做單片機有這樣的待遇我不知道在深圳處于什么階層?
Altera高密度FPGA設計軟件
首先介紹異步FIFO的概念、應用及其結構,然后分析實現(xiàn)異步FIFO的難點問題及其解決辦法;在傳統(tǒng)設計的基礎上提出一種新穎的電路結構并對其進行綜合仿真和FPGA實現(xiàn)。