就目前而言,電源及電源管理解決方案仍然是熱門之重,F(xiàn)airchild、Altera、Intersil、Cadence、凌力爾特等公司為大家呈現(xiàn)最先進(jìn)、最完整的各類電源及電源管理方案,下面一同
0 引 言 Cadence Design Systems Inc.是全球最大的電子設(shè)計(jì)技術(shù)、程序方案服務(wù)和設(shè)計(jì)服務(wù)供應(yīng)商。它的解決方案旨在提升和監(jiān)控半導(dǎo)體、計(jì)算機(jī)系統(tǒng)、網(wǎng)絡(luò)工程和電信設(shè)備
文中介紹了一種低噪聲的零中頻放大器的設(shè)計(jì)與實(shí)現(xiàn),通過選用合適的集成運(yùn)算放大器芯片,完成低噪聲、高增益并具備濾波效果的零中頻放大器的設(shè)計(jì)。闡述了運(yùn)放芯片的選擇依據(jù)
意法半導(dǎo)體、ARM和 Cadence Design Systems公司天宣布,三方已向Accellera系統(tǒng)促進(jìn)會(huì)的SystemC語言工作組提交了三個(gè)新的技術(shù)方案。此次三方合作將進(jìn)一步提高不同模型工具之間的互通性,滿足電子系統(tǒng)級層級設(shè)計(jì)的要求。
Cadence設(shè)計(jì)系統(tǒng)公司發(fā)布Cadence®Allegro®系統(tǒng)互連設(shè)計(jì)平臺針對印刷電路板(PCB)設(shè)計(jì)進(jìn)行的全新產(chǎn)品和技術(shù)增強(qiáng).改進(jìn)后的平臺為約束驅(qū)動(dòng)設(shè)計(jì)提供了重要的新功能,向IC、封裝和板級設(shè)計(jì)領(lǐng)域的設(shè)計(jì)團(tuán)隊(duì)提供新技
楷登電子今日宣布,發(fā)布增強(qiáng)型 Cadence® Voltus™IC 電源完整性解決方案,其面向先進(jìn)工藝節(jié)點(diǎn)的電網(wǎng)簽核,其大規(guī)模并行(XP)算法選項(xiàng)采用了分布式處理技術(shù)。新算法將性能提升達(dá) 5 倍,適用于千兆級設(shè)計(jì)。Voltus 解決方案的大規(guī)模并行處理獲得大幅加強(qiáng),可以更高效的實(shí)現(xiàn)百臺設(shè)備上千個(gè) CPU 的近線形性能擴(kuò)展。該解決方案現(xiàn)已云端就緒。
Cadence 宣布推出其最新版Cadence? Allegro? 與 OrCAD?印刷電路(PCB) 軟件,它擁有的全新功能與特性能夠提高PCB工程師的績效與效率。Allegro與OrCAD PCB Design 16.3版本為PCB工程師帶來了極大的新優(yōu)勢,包括改進(jìn)終端
21IC訊 楷登電子(美國Cadence公司)今日宣布發(fā)布Cadence® Sigrity™ 2018版本,該版本包含最新的3D解決方案,幫助PCB設(shè)計(jì)團(tuán)隊(duì)縮短設(shè)計(jì)周期的同時(shí)實(shí)現(xiàn)設(shè)計(jì)成本和性能的最優(yōu)化。
Cadence設(shè)計(jì)系統(tǒng)公司公布了對Cadence® Allegro® 以及OrCAD® 系列產(chǎn)品的一次全方位的改良,目標(biāo)是通過新特點(diǎn)和新功能來提高性能與效率。作為Cadence SPB 16.2產(chǎn)品發(fā)布的一部分,這種新技術(shù)有助于為PCB設(shè)計(jì)
1 引言人們對于通信的要去總是朝著“快”的方向發(fā)展,要求信號的傳輸和處理的速度越來越快,相應(yīng)的,高速PCB的應(yīng)用也越來越廣。高速電路有兩個(gè)方面的含義:一是頻率高,通常認(rèn)為數(shù)字電路的頻率達(dá)到或是超過45MHz至5
隨著設(shè)計(jì)復(fù)雜度的提高和邏輯設(shè)計(jì)工藝尺寸的縮小,前端設(shè)計(jì)人員面臨著越來越多的設(shè)計(jì)挑戰(zhàn),這些挑戰(zhàn)為已經(jīng)非常緊張的設(shè)計(jì)工期帶來了更多的風(fēng)險(xiǎn): 器件對低功耗的需求、日益擴(kuò)大的設(shè)計(jì)與驗(yàn)證之間的脫節(jié)、以及邏輯-物理
Cadence設(shè)計(jì)系統(tǒng)公司推出了一款創(chuàng)新的、可擴(kuò)展的協(xié)同設(shè)計(jì)解決方案,用于印制電路板(PCB)系統(tǒng)的FPGA設(shè)計(jì)。Cadence OrCAD和 Allegro FPGA System Planner系統(tǒng)可縮減當(dāng)今復(fù)雜的FPGAs協(xié)同設(shè)計(jì)的時(shí)間——那些具有大量引
導(dǎo)讀:Cadence公司日前宣布推出Spectre XPS (eXtensive Partitioning Simulator)。Spectre XPS是一款高性能FastSPICE仿真器,可實(shí)現(xiàn)對大型、復(fù)雜芯片設(shè)計(jì)的更快速、更全面的仿真。 日前,全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)
楷登電子(美國Cadence公司)今日宣布,瑞昱半導(dǎo)體股份有限公司(Realtek Semiconductor Corp.)將 Cadence® Innovus™ 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)用于其最新 28nm 數(shù)字電視(DTV)系統(tǒng)級芯片的研發(fā)并成功流片。
目前,JEDEC標(biāo)準(zhǔn)組織正在研究下一代DDR5內(nèi)存規(guī)范,已經(jīng)有了初步版本,Cadence此番拿出的就是面向新規(guī)范的第一個(gè)DDR5 IP物理層接口芯片。
楷登電子(美國Cadence公司)今日正式推出Cadence® Tensilica® Vision Q6 DSP。該DSP基于速度更快的新處理器架構(gòu),面向嵌入式視覺和AI技術(shù)量身打造。
全球領(lǐng)先的納米電子與數(shù)字技術(shù)研發(fā)創(chuàng)新中心 imec 與楷登電子(美國 Cadence 公司)今日聯(lián)合宣布,得益于雙方的長期深入合作,業(yè)界首款 3nm 測試芯片成功流片。
艾睿電子和Cadence Design Systems公司擴(kuò)大了其正在進(jìn)行的合作,在Arrow.com設(shè)計(jì)中心推出針對OrCAD Capture Cloud的Cadence® OrCAD® Entrepreneur包。相比獨(dú)立系統(tǒng)上的傳統(tǒng)手工設(shè)計(jì)和仿真,新的軟件工具套件縮短了設(shè)計(jì)師從設(shè)計(jì)到原型所花的一半時(shí)間。