對(duì)比上一代,全新的Palladium Z2和Protium X2系統(tǒng)動(dòng)力雙劍(dynamic duo)組合將容量提高2倍,性能提高1.5倍。
Sigrity X將突破性的分布式計(jì)算架構(gòu)用于超大規(guī)模、5G通信、汽車(chē)及航空航天應(yīng)用
楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布,物奇微電子(重慶物奇微電子有限公司)將Cadence? Tensilica? HiFi 5 DSP成功應(yīng)用于其真無(wú)線立體聲(TWS)產(chǎn)品。Tensilica HiFi 5是首款為高性能遠(yuǎn)場(chǎng)處理和人工智能(AI)語(yǔ)音識(shí)別處理量身優(yōu)化的IP核。
你知道PSpice for TI的高級(jí)仿真技術(shù)嗎?許多硬件工程師面臨的需要在緊湊的項(xiàng)目時(shí)間內(nèi)進(jìn)行精確設(shè)計(jì)的需求日漸增長(zhǎng)。如無(wú)法可靠地測(cè)試設(shè)計(jì),可能會(huì)導(dǎo)致生產(chǎn)時(shí)間表嚴(yán)重滯后并帶來(lái)高昂的代價(jià),因此仿真軟件成為每個(gè)工程師設(shè)計(jì)過(guò)程中的關(guān)鍵工具。
日前,TI(德州儀器)發(fā)布了Cadence設(shè)計(jì)系統(tǒng)公司的PSpice仿真器的新型定制版本。21ic中國(guó)電子網(wǎng)受邀參加此次發(fā)布的線上溝通交流會(huì),揭秘PSpice for TI的與眾不同。
TI利用Cadence的新型仿真和分析工具輕松選擇、評(píng)估和驗(yàn)證新設(shè)計(jì)的組件。
Cadence設(shè)計(jì)系統(tǒng)公司宣布已收購(gòu)美商傳威(TranSwitchCorp.)公司高速接口IP資產(chǎn),并雇用其經(jīng)驗(yàn)豐富的IP開(kāi)發(fā)團(tuán)隊(duì),更進(jìn)一步擴(kuò)大Cadence快速發(fā)展的IP產(chǎn)品陣容。這項(xiàng)交易包括
繼PC產(chǎn)業(yè)市場(chǎng)飽和,智能手機(jī)的成長(zhǎng)趨緩,物聯(lián)網(wǎng)(IOT)被推上舞臺(tái),披著“我是半導(dǎo)體明日之星”的彩帶。過(guò)去一年,以物聯(lián)網(wǎng)(IOT)為名的研討會(huì)超過(guò)四百場(chǎng)以上,天天都有人在談物聯(lián)網(wǎng)。但物聯(lián)網(wǎng)真能帶
聯(lián)電昨(6)日宣布,Cadence類(lèi)比/混合信號(hào)(AMS)芯片設(shè)計(jì)流程已獲得聯(lián)電28納米HPC+制程的認(rèn)證。透過(guò)此認(rèn)證,Cadence和聯(lián)電的共同客戶可以于28納米HPC+制程上利用全新的AMS解決方案,去設(shè)計(jì)汽車(chē)、工業(yè)物聯(lián)網(wǎng)(IoT)和人工智能(AI)芯片。
硬件電路是電路系統(tǒng)的重要組成部分,硬件電路設(shè)計(jì)是否合理直接影響電路系統(tǒng)的性能。硬件電路設(shè)計(jì)的一般分為設(shè)計(jì)需求分析、原理圖設(shè)計(jì)、PCB設(shè)計(jì)、工藝文件處理等幾個(gè)階段,設(shè)計(jì)過(guò)程中的每一個(gè)細(xì)節(jié)都可能成為導(dǎo)致設(shè)計(jì)成功與失敗的關(guān)鍵。
Musca-S1測(cè)試芯片基于三星Foundry28納米FD-SOI工藝技術(shù),為物聯(lián)網(wǎng)解決方案的片上系統(tǒng)設(shè)計(jì)提供了全新選擇
微電子及集成電路技術(shù)發(fā)展日新月異,離不開(kāi)EDA電子電路仿真軟件的支持。每天不知有多少電路設(shè)計(jì)及驗(yàn)證者,使用著各種電路仿真軟件工具。俗話說(shuō),工欲善其事必先利其器,如何挑選合適的電路仿真軟件工具?是決定工作效率的一個(gè)關(guān)鍵。對(duì)于市場(chǎng)上各類(lèi)電路仿真軟件工具,工程師至少要做到知己知彼,什么樣的電路仿真軟件工具適合什么樣的電路設(shè)計(jì)?各種電路仿真軟件工具的優(yōu)點(diǎn)及不足?本文為大家整理了常用的幾款電路仿真軟件工具,并對(duì)這些電路仿真軟件工具的優(yōu)缺點(diǎn)做了簡(jiǎn)單比較。
楷登電子(美國(guó)Cadence公司,NASDAQ:CDNS)今日發(fā)布Cadence® Clarity™ 3D Solver場(chǎng)求解器,正式進(jìn)軍快速增長(zhǎng)的系統(tǒng)級(jí)分析和設(shè)計(jì)市場(chǎng)。
Arm、Cadence Design Systems, Inc. (NASDAQ: CDNS) 和Xilinx, Inc. (NASDAQ: XLNX)今日宣布,聯(lián)合推出基于全新Armò Neoverse™ N1的系統(tǒng)開(kāi)發(fā)平臺(tái),該平臺(tái)將面向下一代云到邊緣基礎(chǔ)設(shè)施,并已在TSMC7納米FinFET工藝上得到全面硅驗(yàn)證。
Cadence網(wǎng)表生成算法,避免設(shè)計(jì)中的潛在錯(cuò)誤。
強(qiáng)化端側(cè)AI體驗(yàn),DSP需要有更高效的結(jié)構(gòu)。Cadence的DNA 100和HiFi 5分別面向視頻和語(yǔ)音識(shí)別的NN算法加速,通過(guò)稀疏計(jì)算引擎來(lái)實(shí)現(xiàn)高效高性能。
日前,Cadence Design System, Inc.(現(xiàn)已正式更名為楷登電子)宣布推出全新Modus™測(cè)試解決方案。該方案助設(shè)計(jì)工程師將產(chǎn)品測(cè)試時(shí)間縮短最高三倍,從而降低生產(chǎn)測(cè)試成本,進(jìn)一步提高硅產(chǎn)品利潤(rùn)率。新一代測(cè)試解
楷登電子(美國(guó) Cadence公司)近日推出Cadence® Tensilica® DNA100處理器IP,首款深度神經(jīng)網(wǎng)絡(luò)加速器(DNA)AI處理器IP,無(wú)論小至0.5 還是大到數(shù)百TeraMAC(TMAC),均可實(shí)現(xiàn)高性能和高能效。
全球電子設(shè)計(jì)創(chuàng)新企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今天宣布,中芯國(guó)際集成電路制造有限公司(中芯國(guó)際”,紐約證交所股份代號(hào):SMI;香港聯(lián)合交易所股票代碼: